[发明专利]FPGA器件测试模型建立方法在审

专利信息
申请号: 201510735566.3 申请日: 2015-11-02
公开(公告)号: CN105259444A 公开(公告)日: 2016-01-20
发明(设计)人: 张俊;袁云华;罗向阳;陈章涛;李先亚;赵永兴;简力;宋芳;杨怡 申请(专利权)人: 湖北航天技术研究院计量测试技术研究所
主分类号: G01R31/00 分类号: G01R31/00
代理公司: 武汉开元知识产权代理有限公司 42104 代理人: 徐祥生
地址: 432000*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: fpga 器件 测试 模型 建立 方法
【权利要求书】:

1.FPGA器件测试模型的建立方法,包括以下步骤:

S1.建立单个逻辑单元的测试模型:

S11.将逻辑单元内部的查找表配置为四输入逻辑门;

S12.将逻辑单元内部的可编程寄存器配置成触发器;

S13.将所述四输入逻辑门与触发器级联,形成单个逻辑单元的测试模型;

S2.建立I/O管脚的双向复用测试模型:

S21.选择FPGA的一个全局管脚作为方向端,控制I/O管脚的输入/输出状态;

S22.选择FPGA的一个普通I/O管脚,连接到模型的I/O端;

S23.将所述四输入逻辑门的输入连接到模型的I端,将所述触发器的输出连接到模型的O端,形成I/O管脚的双向复用测试模型;

S3.将步骤S1所述的逻辑单元模型与步骤S2所述的I/O管脚模型进行级联:

S31.当逻辑单元数量是I/O管脚数量的整数倍时,按照管脚的数量将逻辑单元平分,然后再级联,使FPGA内部逻辑单元和I/O管脚的使用覆盖率达到100%;

S32.当逻辑单元数量不是I/O管脚数量的整数倍时,按下述步骤进行级联:

S321.按下列公式确定每个级联链中逻辑单元初始数量A:

Int(NM)=A]]>

公式中:M为双向I/O管脚数量,N为逻辑单元数量,N>M,且N不能被M整除;

S322.选择两种级联链,分别包含A个逻辑单元和(A+1)个逻辑单元,将所述逻辑单元初始数量A代入下列方程组,求出包含A个逻辑单元的第一级联链的个数X和包含(A+1)个逻辑单元的第二级联链的个数Y:

X+Y=MX×A+Y×(A+1)=N]]>

方程组中:M为双向I/O管脚数量,N为逻辑单元数量;

S323.将FPGA内部全部逻辑单元和I/O管脚配置成X串A个逻辑单元的级联链和Y串(A+1)个逻辑单元的级联链,使FPGA内部逻辑单元和I/O管脚的使用覆盖率达到100%;

S4.建立嵌入式阵列的测试模型:

S41.确定FPGA单个内部嵌入式阵列所含RAM的容量大小;

S42.选择与步骤S41所述RAM等容量的SRAM作为基本存储器单元;

S43.将FPGA内部所有EBA以步骤S42所述基本存储器单元串联,形成存储器链的测试模型,覆盖嵌入式阵列内部全部单元。

2.根据权利要求1所述的FPGA器件测试模型建立方法,其特征在于:所述触发器为D触发器。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湖北航天技术研究院计量测试技术研究所,未经湖北航天技术研究院计量测试技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510735566.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top