[发明专利]一种喷码机的FPGA控制系统及其控制方法有效
申请号: | 201510789581.6 | 申请日: | 2015-11-17 |
公开(公告)号: | CN105468310B | 公开(公告)日: | 2019-01-15 |
发明(设计)人: | 王渔洋;王鹄;李品美;谢晓超;高科;张武当;黄亦灵;孙铭亮;刘炎;钱钒;黄丽君;梅龙伟;黄进伟 | 申请(专利权)人: | 昇捷丰电子(厦门)有限公司 |
主分类号: | G06F3/12 | 分类号: | G06F3/12 |
代理公司: | 厦门创象知识产权代理有限公司 35232 | 代理人: | 尤怀成 |
地址: | 361000 福建省厦门市*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 喷码机 fpga 控制系统 及其 控制 方法 | ||
本发明公开了一种喷码机的FPGA控制系统及其控制方法,其包括FIFO单元、状态机单元、喷印控制寄存器、喷印状态寄存器、数据缓冲器、数据转换模块、承印物侦测及承印物侦测及产线速度侦测模块,FPGA系统通过并行总线接口与CPU主控系统进行交互,并且还通过串行通讯接口与喷码设备的后端驱动相连。本发明采用FPGA作为喷墨控制引擎,内部有可配置的存储器资源,无须外挂存储器,同时具有完备的喷印数据存储、数据处理以及喷印控制能力。
技术领域
本发明涉及一种基于FPGA实现喷码机的喷码控制系统及方法。
背景技术
目前,可作为喷码机的喷墨模块的控制引擎的方案有:高速CPU、DSP(digitalsignal processor,数字信号处理器)、CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件)及FPGA(Field-Programmable Gate Array,现场可编程门阵列),其中采用高速CPU和DSP控制具有成本高的缺点,而且由于其串行的指令特性,当产线速度比较高时,喷码机的喷印控制经常不能实时跟上产线速度的变化,导致出现漏喷、间断等问题;CPLD控制虽然支持并行处理,但由于是控制密集型,芯片内部没有可作数据缓冲区的存储器,因此需要外挂存储器,导致成本增加、电路变复杂,机身尺寸增大。
发明内容
本发明的目的在于克服上述现有技术的不足,提供一种利用FPGA实现对喷码机的打印控制系统及方法,实现模化块,提高整体系统的实时性。
为实现上述目的,本发明采用以下技术方案:
一种喷码机的FPGA控制系统,包括
用于与CPU主控系统交互的并行总线接口以及与喷码设备的后端驱动相连的串行接口;
FIFO单元,用于接收和存放所述CPU主控系统写入的原始打印数据;
喷印控制寄存器,用于接收和存放所述CPU主控系统写入的控制字;
喷印状态寄存器,用于存放需要向所述CPU主控系统报告的状态信息;
数据转换模块,用于根据打印作业参数,对原始的打印数据进行偏移、镜像、压点处理,从而生成目标打印数据;
承印物侦测及产线速度侦测模块,与电眼、同步器相连,用于对电眼、同步器输入的信号进行侦测并生成打印启动及同步信号;
状态机单元,控制所述FIFO单元、喷印控制寄存器、喷印状态寄存器、数据转换模块以及承印物侦测及产线速度侦测模块,用于控制打印数据的读和写操作以及对打印数据的处理,根据打印启动及同步信号将目标打印数据发送至喷码设备的后端驱动;
数据缓冲器,用于接收来自状态机单元的命令,暂存原始打印数据以及生成的目标打印数据。
一种基于FPGA的喷码控制方法,包括以下步骤:
1)CPU主控系统将打印数据写入所述FIFO单元,并向所述喷印控制寄存器写入控制字;
2)状态机单元收到控制字后将打印数据从FIFO单元取出并暂存到原始打印的数据缓冲器;
3)数据转换模块根据所述喷印控制寄存器中的参数对原始打印数据进行偏移、镜像、压点等处理从而生成目标打印数据,并将目标打印数据暂存在目标打印的数据缓冲器;
4)电眼、同步器将检测到的信号输入承印物侦测及产线速度侦测模块,所述承印物侦测及产线速度侦测模块对电眼信号和同步器信号进行侦测并生成打印启动及同步信号;
5)状态机单元根据所述承印物侦测及产线速度侦测模块生成的打印启动及同步信号,将目标打印数据往后端驱动输出;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昇捷丰电子(厦门)有限公司,未经昇捷丰电子(厦门)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510789581.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:数据显示方法及装置
- 下一篇:IP硬盘的管理方法和装置