[发明专利]一种延迟锁相环及其滤波更新控制方法在审
申请号: | 201510793693.9 | 申请日: | 2015-11-17 |
公开(公告)号: | CN105281755A | 公开(公告)日: | 2016-01-27 |
发明(设计)人: | 刘成;王嵩 | 申请(专利权)人: | 西安紫光国芯半导体有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 西安通大专利代理有限责任公司 61200 | 代理人: | 徐文权 |
地址: | 710055 陕西省西安*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 延迟 锁相环 及其 滤波 更新 控制 方法 | ||
1.一种延迟锁相环,其特征在于,包括延迟链、鉴相器、反馈电路、增/减电路、更新速度电路、逻辑控制电路和可配置计数器;
输入时钟信号线连接延迟链和鉴相器;延迟链的输出端连接输出时钟信号线;反馈电路的输入端连接延迟链的输出端,反馈电路的输出端连接鉴相器;鉴相器的输出端连接逻辑控制电路,逻辑控制电路的输出端通过增/减电路和更新速度电路连接延迟链;可配置计数器的输入端连接存储器控制系统,用于接收存储器控制系统发出的电源关闭模式退出信号,可配置计数器的输出端连接逻辑控制电路;
当电源关闭模式退出后,存储器控制系统发出电源关闭模式退出信号给可配置计数器,可配置计数器输出第一信号给逻辑控制电路;逻辑控制电路通过更新速度电路控制延迟链,使其在连续若干次用1step/(m*tck)的更新速度往同一方向更新后,将更新速度调整为1step/(k*tck),其中k>m。
2.根据权利要求1所述的一种延迟锁相环,其特征在于,电源电压恢复时,DLL结束一个方向的更新,往相反方向更新时,更新速度恢复为1step/(m*tck)。
3.根据权利要求1所述的一种延迟锁相环,其特征在于,所述若干次为N次,N为大于等于2的自然数。
4.一种延迟锁相环的滤波更新控制方法,其特征在于,包括以下步骤:当电源关闭模式退出后,存储器控制系统发出电源关闭模式退出信号给可配置计数器,可配置计数器输出第一信号给逻辑控制电路;逻辑控制电路通过更新速度电路控制延迟链,使其在连续若干次用1step/(m*tck)的更新速度往同一方向更新后,将更新速度调整为1step/(k*tck),其中k>m。
5.根据权利要求4所述的一种延迟锁相环的滤波更新控制方法,其特征在于,当电源电压恢复时,DLL结束一个方向的更新,往相反方向更新时,更新速度恢复为1step/(m*tck)。
6.根据权利要求4所述的一种延迟锁相环的滤波更新控制方法,其特征在于,所述若干次为N次,N为大于等于2的自然数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安紫光国芯半导体有限公司,未经西安紫光国芯半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510793693.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:通信装置
- 下一篇:一种DLL输出电路及保证DRAM省电模式退出正常的方法