[发明专利]基于DSP的PD雷达系统矩阵转置方法在审
申请号: | 201510871070.9 | 申请日: | 2015-12-02 |
公开(公告)号: | CN105527609A | 公开(公告)日: | 2016-04-27 |
发明(设计)人: | 张开生;向聪;雷刚;田欢;李静静 | 申请(专利权)人: | 西安电子工程研究所 |
主分类号: | G01S7/02 | 分类号: | G01S7/02 |
代理公司: | 西北工业大学专利中心 61204 | 代理人: | 王鲜凯 |
地址: | 710100 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 dsp pd 雷达 系统 矩阵 方法 | ||
1.一种基于DSP的PD雷达系统矩阵转置方法,其特征在于步骤如下:
步骤1:DSP依次接收N个雷达回波数据,将每一个雷达回波数据按照距离向依 次进行分段得到距离段数据S1……SM,所述距离段数据的长度L1=STEPEDMA/N, STEPEDMA为EDMA步进地址最大长度;
步骤2:将第一个雷达回波数据的距离段数据S1……SM依次离散存储在外部存储 器DDR3中,相邻两个距离段数据之间的地址间隔长度为STEPEDMA;
步骤3:依次将第n个雷达回波数据的距离段数据Sm排列在第n-1个回波数据的 距离段数据Sm之后,直到N个雷达回波数据的距离段数据全部存储,得到M个依次 排列的N*L1的数据段,其中2≤n≤N,1≤m≤M;
步骤4:在DSP的内部二级存储空间L2中开辟2个大小为N*L1的存储器缓冲区, 其中第一个存储器缓冲区用于存放从外部存储器DDR3中读取地址连续的二维矩阵数 据,第二个存储器缓冲区用于存放转置后的二维小矩阵;
步骤5:依次读取步骤3中的第m个N*L1的数据段到第一个存储器缓冲区中,将 N*L1的数据段定义为一个N*L1二维矩阵;
步骤6:将N*L1二维矩阵转置为L1*N的二维矩阵,转置后的二维矩阵存放在第 二存储器缓冲区中;
步骤7:将转置后的二维矩阵连续存入外部存储器DDR3中读取N*L1二维矩阵的 地址。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子工程研究所,未经西安电子工程研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510871070.9/1.html,转载请声明来源钻瓜专利网。