[发明专利]延迟锁定回路有效
申请号: | 201510873618.3 | 申请日: | 2015-12-02 |
公开(公告)号: | CN105337608B | 公开(公告)日: | 2018-09-14 |
发明(设计)人: | 司强;姜凡 | 申请(专利权)人: | 上海兆芯集成电路有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 北京汇泽知识产权代理有限公司 11228 | 代理人: | 张瑾 |
地址: | 201203 上海市浦东新*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 延迟 锁定 回路 | ||
一种延迟锁定回路,包括:选择单元、延迟单元、去除单元以及相位检测单元。选择单元接收正向频率信号及反向频率信号,并根据指示信号产生第一频率信号以及第二频率信号。延迟单元与该选择单元相耦合。延迟单元具有延迟系数,并根据该延迟系数对该第一频率信号进行延迟,产生第三频率信号。去除单元与该选择单元相耦合。去除单元对该第二频率信号进行延迟,产生第四频率信号。相位检测单元与该延迟单元以及该去除单元相耦合。相位检测单元根据该第三频率信号及该第四频率信号的相位差,产生该指示信号,其中该延迟单元根据该指示信号对该延迟系数进行调节。
技术领域
本发明涉及一种电子电路,特别涉及一种延迟锁定回路。
背景技术
随着科技的进步,整合在同一集成电路中的电路愈来愈多。集成电路里的每一电路根据一个频率信号而进行操作。然而,频率信号很容易受到制作工艺或温度的影响。当频率信号发生偏移时,将造成集成电路无法正常工作。
发明内容
有鉴于此,本发明的目的是提供一种延迟锁定回路,包括:选择单元、延迟单元、去除单元以及相位检测单元。选择单元接收正向频率信号及反向频率信号,并根据指示信号产生第一频率信号以及第二频率信号。延迟单元与该选择单元相耦合。延迟单元具有延迟系数,并根据该延迟系数对该第一频率信号进行延迟,产生第三频率信号。去除单元与该选择单元相耦合。去除单元对该第二频率信号进行延迟,产生第四频率信号。相位检测单元与该延迟单元以及该去除单元相耦合。相位检测单元根据该第三频率信号及该第四频率信号的相位差,产生该指示信号,其中该延迟单元根据该指示信号对该延迟系数进行调节。
使用本发明提供的延迟锁定回路,可以去除掉延迟单元自身无法消除的初始延迟时间(initial delay),得到更精确的延迟效果;并且在一些应用中,与现有技术相比,本发明可以用更少的电路获得相同或者更大的延迟,从而节省电路面积和功耗。
为让本发明的特征和优点能更明显易懂,下文特举出较佳实施例,并配合所附图式,作详细说明如下:
附图说明
图1A及图1B为本发明的延迟锁定回路的实施例;
图2A为本发明延迟电路的实施例;
图2B为本发明的延迟单元的实施例;
图2C为本发明的去除单元的一个实施例;
图3A为本发明的图1B所示的延迟锁定回路的状态示意图;
图3B至图3D为图1B的延迟锁定回路的时序图;
图4A及图4B为本发明的延迟锁定回路的实施例;
图5为图4B所示的确认单元的一个实施例;
图6A为图4A所示的延迟锁定回路的状态示意图;
图6B为图4A所示的延迟锁定回路的时序示意图;
图7A及图7B为本发明的延迟锁定回路的实施例;
图8A为图7A所示的延迟锁定回路的状态示意图;
图8B至图8D为图7A所示的延迟锁定回路的时序示意图;
图9A及图9B为本发明的延迟锁定回路的实施例;
图10A为图9A所示的延迟锁定回路的状态示意图;
图10B与图10C为图9A所示的延迟锁定回路的时序示意图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510873618.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:数字转模拟转换器以及高压容差电路
- 下一篇:一种定周期脉冲周期稳定性监测方法