[发明专利]延迟锁定回路有效
申请号: | 201510874709.9 | 申请日: | 2015-12-02 |
公开(公告)号: | CN105337609B | 公开(公告)日: | 2018-07-20 |
发明(设计)人: | 司强;姜凡 | 申请(专利权)人: | 上海兆芯集成电路有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 北京汇泽知识产权代理有限公司 11228 | 代理人: | 张瑾 |
地址: | 201203 上海市浦东新*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 延迟 锁定 回路 | ||
1.一种延迟锁定回路,其特征在于,包括:
延迟单元,具有延迟系数,并根据该延迟系数对第一频率信号进行延迟,产生第二频率信号;
去除单元,对第三频率信号进行延迟,产生第四频率信号;
相位检测单元,与该延迟单元以及该去除单元相耦合,该相位检测单元根据该第二频率信号及该第四频率信号的相位差,产生指示信号;以及
控制单元,与该相位检测单元以及该延迟单元相耦合,该控制单元根据该指示信号控制该延迟单元对该延迟系数进行调整,其中当该延迟系数等于初始值时,该第一频率信号与该第二频率信号之间具有初始延迟时间,该第三频率信号与该第四频率信号之间的延迟时间等于该初始延迟时间。
2.根据权利要求1所述的延迟锁定回路,其特征在于,当该延迟系数不等于该初始值时,该第一频率信号与该第二频率信号之间的延迟时间大于该初始延迟时间。
3.根据权利要求1所述的延迟锁定回路,其特征在于,该第一频率信号等于该第三频率信号。
4.根据权利要求1所述的延迟锁定回路,其特征在于,还包括:
缓冲器,对输入频率信号进行缓冲,产生该第一频率信号;以及
反相器,对该输入频率信号进行反相,产生该第三频率信号。
5.根据权利要求4所述的延迟锁定回路,其特征在于,当该延迟系数等于该初始值时,该指示信号等于第一电位,用以令该控制单元控制该延迟单元增加该延迟系数。
6.根据权利要求5所述的延迟锁定回路,其特征在于,当第二频率信号的上升边缘比该第四频率信号的上升边缘领先时,该指示信号等于该第一电位,当该第二频率信号的上升边缘落后该第四频率信号的上升边缘时,该指示信号等于第二电位,该控制单元控制该延迟单元减少该延迟系数。
7.根据权利要求1所述的延迟锁定回路,其特征在于,该控制单元为低通滤波器。
8.根据权利要求1所述的延迟锁定回路,其特征在于,该延迟单元包括:
P型晶体管;
N型晶体管,串联该P型晶体管;
多个上拉晶体管,该多个上拉晶体管彼此并联,并且该多个上拉晶体管的漏极耦接该P型晶体管的源极;以及
多个下拉晶体管,该多个下拉晶体管彼此并联,并且该多个下拉晶体管的漏极耦接该N型晶体管的源极。
9.根据权利要求8所述的延迟锁定回路,其特征在于,当该延迟系数等于该初始值时,该多个上拉晶体管以及该多个下拉晶体管均被导通。
10.根据权利要求1所述的延迟锁定回路,其特征在于,该延迟单元还包括:
第一延迟电路,对该第一频率信号进行延迟,产生第一输出信号;
第二延迟电路,与该第一延迟电路相耦合,该第二延迟电路对该第一输出信号进行延迟,用以产生第二输出信号;
第一多工器,与该第一延迟电路相耦合,该第一多工器接收该第一输出信号及该第二输出信号,并根据该延迟系数,将该第一输出信号或该第二输出信号作为该第二频率信号。
11.根据权利要求10所述的延迟锁定回路,其特征在于,该去除单元包括:
第三延迟电路,延迟该第三频率信号,用以产生该第四频率信号;
第四延迟电路,串联该第三延迟电路;以及
第二多工器,与该第三延迟电路相耦合,其中该第三延迟电路与该第一延迟电路结构相同,该第四延迟电路与该第二延迟电路结构相同,该第二多工器与该第一多工器电路结构相同。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510874709.9/1.html,转载请声明来源钻瓜专利网。