[发明专利]多个双向显示器驱动器集成电路的链以及显示器有效
申请号: | 201510885708.4 | 申请日: | 2015-12-04 |
公开(公告)号: | CN105677271B | 公开(公告)日: | 2020-07-14 |
发明(设计)人: | A·阿米尔克汉尼;宋三全 | 申请(专利权)人: | 三星显示有限公司 |
主分类号: | G06F3/14 | 分类号: | G06F3/14 |
代理公司: | 北京德琦知识产权代理有限公司 11018 | 代理人: | 宋颖娉;康泉 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 双向 显示器 驱动器 集成电路 以及 | ||
1.一种多个双向显示器驱动器集成电路的链,所述多个双向显示器驱动器集成电路以所述链连接,所述链具有开端和末端,所述多个双向显示器驱动器集成电路中的每一个包括:
直接数据输入端;
中继数据输入端;以及
中继数据输出端,
所述多个双向显示器驱动器集成电路中的每一个被配置为:
将在所述直接数据输入端处从显示器的显示面板接收的反向数据与在所述中继数据输入端处从电压源或从前一双向显示器驱动器集成电路的中继数据输出端接收的比特流组合以形成组合数据,并且
通过所述中继数据输出端向下一双向显示器驱动器集成电路的中继数据输入端或所述显示器的时序控制器传输所述组合数据。
2.根据权利要求1所述的链,其中所述多个双向显示器驱动器集成电路中的第一双向显示器驱动器集成电路处于所述链的开端,并且所述第一双向显示器驱动器集成电路的中继数据输入端被布线为接收处于第一逻辑电平的比特流。
3.根据权利要求1所述的链,其中所述多个双向显示器驱动器集成电路中的第一双向显示器驱动器集成电路被配置为在所述第一双向显示器驱动器集成电路的中继数据输出端处传输数据字的流,每个数据字具有n个比特,n是所述链中双向显示器驱动器集成电路的数量。
4.根据权利要求3所述的链,其中所述传输包括:
针对每个数据字中的第一比特,重新传输在所述双向显示器驱动器集成电路的直接数据输入端处接收的比特;以及
针对每个数据字中剩余的n-1个比特,重新传输在所述双向显示器驱动器集成电路的中继数据输入端处接收的n-1个对应比特。
5.根据权利要求4所述的链,其中所述第一比特在每个数据字内的位置对应于所述第一双向显示器驱动器集成电路在所述链内的位置。
6.根据权利要求1所述的链,其中所述多个双向显示器驱动器集成电路中的每一个双向显示器驱动器集成电路进一步包括正向数据输入端。
7.根据权利要求6所述的链,其中所述多个双向显示器驱动器集成电路中的每一个双向显示器驱动器集成电路进一步包括反向数据时钟,并且所述多个双向显示器驱动器集成电路中的每一个被配置为使该双向显示器驱动器集成电路的反向数据时钟与嵌入于在该双向显示器驱动器集成电路的正向数据输入端处接收的正向数据信号中的时钟信号同步。
8.根据权利要求1所述的链,其中所述多个双向显示器驱动器集成电路中的每一个被配置为在上电时:
当在所述中继数据输入端处接收的比特流是处于第一逻辑电平的比特流时,
等待。
9.根据权利要求8所述的链,其中所述第一逻辑电平是逻辑1。
10.根据权利要求8所述的链,其中所述多个双向显示器驱动器集成电路中的每一个被配置为在上电时:
当在所述中继数据输入端处接收的比特流是处于不同于所述第一逻辑电平的第四逻辑电平的比特流时,
传输数据字的流,每个数据字具有n个比特,n是所述链中双向显示器驱动器集成电路的数量,每个数据字中的第一比特处于第二逻辑电平,并且每个数据字中剩余的n-1个比特处于不同于所述第二逻辑电平的第三逻辑电平。
11.根据权利要求8所述的链,其中所述多个双向显示器驱动器集成电路中的每一个被配置为,在所述等待之后,当在所述中继数据输入端处接收的比特流不再是处于所述第一逻辑电平的比特流时:
在该双向显示器驱动器集成电路的中继数据输出端处传输数据字的流,每个数据字的n-1个比特等于在所述中继数据输入端处接收的对应比特,并且每个数据字中剩余的一个比特被设置为不同于所述第一逻辑电平的第二逻辑电平。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星显示有限公司,未经三星显示有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510885708.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种洗衣专用盆
- 下一篇:一种用于刺绣织物定型的自动智能热压机