[发明专利]一种低杂散宽带10~20GHz锁相环装置有效
申请号: | 201510890226.8 | 申请日: | 2015-12-07 |
公开(公告)号: | CN105406862B | 公开(公告)日: | 2019-01-08 |
发明(设计)人: | 方涌;尹红波;王洪林 | 申请(专利权)人: | 扬州海科电子科技有限公司 |
主分类号: | H03L7/099 | 分类号: | H03L7/099 |
代理公司: | 北京文苑专利代理有限公司 11516 | 代理人: | 王炜 |
地址: | 225000 江苏省*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 低杂散 宽带 10 20 ghz 锁相环 装置 | ||
本发明涉及一种低杂散宽带10~20GHz锁相环装置,其特征在于,包括依次连接的参考放大器、锁相环、压控振荡器、耦合器、隔离放大器和分频器,还包括环路滤波器、CPLD和TCXO,其中:所述环路滤波器分别与所述锁相环和所述压控振荡器相连接;所述分频器与所述锁相环相连接;所述CPLD分别与所述锁相环和所述TCXO相连接。本发明提供的低杂散宽带10~20GHz锁相环装置,电路设计简单,不需要复杂滤波器电路,子谐波杂散低,输出频谱纯度高,数字寄生干扰低,电路组装采用SMT工艺,工艺简单,可以很好地满足实际应用的需要。
技术领域
本发明属于锁相环装置技术领域,具体涉及一种低杂散宽带10~20GHz锁相环装置。
背景技术
微波频率源是各种电子系统的核心部件,微波锁相源电路是微波频率源中的常用电路。现有技术的锁相环电路结构框图如图1所示。目前微波锁相源电路主要是由锁相环(PLL)芯片、VCO、环路滤波器组成。锁相环(PLL)芯片是由数字分频器和鉴相器构成,其内部寄存器需要通过串行或并行总线加载,数字噪声就通过串行或并行总线寄生到VCO输出端,产生杂散;锁相环(PLL)芯片的工作频率只有8GHz,对于频率高于8GHz的微波锁相源电路,需要在锁相环(PLL)芯片的输入端加分频电路,而分频器对输出频率的隔离有限,这样分频产生的子谐波就会在VCO输出形成子谐波杂散。要想满足杂散指标,就需要更复杂的开关滤波电路,增加了装置的复杂程度。
发明内容
针对上述现有技术中存在的问题,本发明的目的在于提供一种可避免出现上述技术缺陷的低杂散宽带10~20GHz锁相环装置。
为了实现上述发明目的,本发明采用的技术方案如下:
一种低杂散宽带10~20GHz锁相环装置,包括依次连接的参考放大器、锁相环、压控振荡器、耦合器、隔离放大器和分频器,还包括环路滤波器、CPLD和TCXO,其中:所述环路滤波器分别与所述锁相环和所述压控振荡器相连接;所述分频器与所述锁相环相连接;所述CPLD分别与所述锁相环和所述TCXO相连接。
进一步地,所述隔离放大器包括依次连接的第一衰减器、放大器和第二衰减器。
进一步地,所述CPLD为EPM570T100I5。
进一步地,所述TCXO连接有磁珠和钽电容。
进一步地,所述钽电容的型号为TAJA106K016RNJ。
本发明提供的低杂散宽带10~20GHz锁相环装置,电路设计简单,不需要复杂滤波器电路,子谐波杂散低,输出频谱纯度高,数字寄生干扰低,电路组装采用SMT工艺,工艺简单,可以很好地满足实际应用的需要。
附图说明
图1为现有技术的锁相环电路结构框图;
图2为本发明的锁相环装置的电路结构框图;
图3为本发明的隔离放大器的电路原理图;
图4为本发明的控制单元的电路图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,下面结合附图和具体实施例对本发明做进一步说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明。
如图2所示,一种低杂散宽带10~20GHz锁相环装置,包括依次连接的参考放大器、锁相环(PLL)、压控振荡器(VCO)、耦合器、隔离放大器和分频器,还包括环路滤波器、CPLD(复杂可编程逻辑器件)和TCXO(温度补偿晶体振荡器),其中:所述环路滤波器分别与所述锁相环和所述压控振荡器相连接;所述分频器与所述锁相环相连接;所述CPLD分别与所述锁相环和所述TCXO相连接。CPLD与TCXO构成锁相环装置的控制单元。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于扬州海科电子科技有限公司,未经扬州海科电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510890226.8/2.html,转载请声明来源钻瓜专利网。