[发明专利]用以改善在处理器中重新执行加载的装置与方法有效

专利信息
申请号: 201510927589.4 申请日: 2015-12-14
公开(公告)号: CN105573784B 公开(公告)日: 2019-04-05
发明(设计)人: 吉拉德.M.卡尔;柯林.艾迪;G.葛兰.亨利 申请(专利权)人: 上海兆芯集成电路有限公司
主分类号: G06F9/445 分类号: G06F9/445
代理公司: 北京市柳沈律师事务所 11105 代理人: 王珊珊
地址: 上海市张江高科技*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 用以 改善 处理器 重新 执行 加载 装置 方法
【权利要求书】:

1.一种用以改善在一乱序处理器重新执行加载的装置,其特征在于,所述装置包括:

第一保留站,用以派送第一加载微指令,以及用以在保留总线进行检测和指示所述第一加载微指令是否为指向多个非内核资源的其中一个的多个规定的加载微指令的其中一个;

重新执行缩减器组件,用以检测所述规定的加载微指令是指示非内核资源,其中所述重新执行缩减器组件用以检测对应非内核资源的一加载微指令的运算码部分;

第二保留站,耦接至所述保留总线,在所述第一加载微指令派送后的第一数量的时钟周期之后,用以派送和所述第一加载微指令相依的一或多个新的微指令以进行执行,以及当在所述保留总线上指示了,响应所述重新执行缩减器组件的检测,所述第一加载微指令是所述多个规定的加载微指令的其中一个,所述第二保留站用以缓存待派送的所述一或多个新的微指令,直到所述第一加载微指令取得操作数,以及排除原本会导致重新执行的任何指示的判定;

执行单元,耦接至所述第一保留站,用以接收和执行所述第一加载微指令;以及

所述多个非内核资源,包括:

随机存取存储器,用以储存待派送的对应乱序处理器的微程序代码,其中在初始化时,存取随机存取存储器以提取待派送的微程序代码。

2.根据权利要求1所述的装置,其特征在于,所述乱序处理器为多内核处理器,以及其中在所述多内核处理器的每一内核包括所述第一保留站和所述第二保留站。

3.根据权利要求2所述的装置,其特征在于,所述多个非内核资源的其中一个包括所述随机存取存储器,以及其中所述随机存取存储器和所述每一内核被安置在相同的芯片上,但配置在所述每一内核之外。

4.根据权利要求2所述的装置,其特征在于,所述多个非内核资源的其中一个未和所述多内核处理器被安置在相同的芯片上,以及其中所述多个非内核资源的其中一个经由和所述每一内核被安置在相同的芯片上的总线被存取,但所述多个非内核资源的其中一个配置在所述每一内核之外。

5.根据权利要求1所述的装置,其特征在于,还包括:

当没有接收到微指令以进行执行时,所述执行单元进入节能状态。

6.根据权利要求5所述的装置,其特征在于,若所述第一加载微指令非所述多个规定的加载微指令的其中一个,当超过成功执行所需的所述第一数量的时钟周期,所述执行单元在对应非命中的总线上指示所述第一加载微指令未成功执行,且启动所述一或多个新的微指令的重新执行。

7.根据权利要求6所述的装置,其特征在于,若所述第一加载微指令是所述多个规定的加载微指令的其中一个,当超过成功执行所需的所述第一数量的时钟周期,所述执行单元不会指示所述第一加载微指令未成功执行,且预防所述一或多个新的微指令的重新执行。

8.一种用以改善重新执行加载的装置,其特征在于,所述装置包括:

多内核处理器,包括多个内核,其中所述多个内核的每一内核包括:

第一保留站,用以派送第一加载微指令,以及用以在保留总线进行检测和指示所述第一加载微指令是否为指向多个非内核资源的其中一个的多个规定的加载微指令的其中一个;

重新执行缩减器组件,用以检测所述规定的加载微指令是指示非内核资源,其中所述重新执行缩减器组件用以检测对应非内核资源的一加载微指令的运算码部分;

第二保留站,耦接至所述保留总线,且在所述第一加载微指令派送后的第一数量的时钟周期之后,用以派送和所述第一加载微指令相依的一或多个新的微指令以进行执行,以及当在所述保留总线上指示了,响应所述重新执行缩减器组件的检测,所述第一加载微指令是所述多个规定的加载微指令的其中一个,所述第二保留站用以缓存待派送的所述一或多个新的微指令,直到所述第一加载微指令取得操作数,以及排除原本会导致重新执行的任何指示和判定;

执行单元,耦接至所述第一保留站,用以接收和执行所述第一加载微指令;以及

所述多个非内核资源,包括:

随机存取存储器,用以储存待派送对应乱序处理器的微程序代码,其中在初始化时,存取随机存取存储器以提取待派送微程序代码。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510927589.4/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top