[发明专利]一种用于PXIe背板的触发信号分段路由装置及方法有效
申请号: | 201510954066.9 | 申请日: | 2015-12-17 |
公开(公告)号: | CN106899502B | 公开(公告)日: | 2019-12-10 |
发明(设计)人: | 尉晓惠;安佰岳;李丽斯;杨硕 | 申请(专利权)人: | 北京航天测控技术有限公司 |
主分类号: | H04L12/721 | 分类号: | H04L12/721 |
代理公司: | 11010 工业和信息化部电子专利中心 | 代理人: | 梁军 |
地址: | 100041 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 pxie 背板 触发 信号 分段 路由 装置 方法 | ||
本发明公开了一种用于PXIe背板的触发信号分段路由装置及方法。该装置包括PXIe监控单元用于根据PCI总线的配置信息向触发路由单元发送控制命令;触发路由单元用于根据控制命令的使能位控制两个PCI总线段之间的触发信号路由使能,根据控制命令的方向位控制两个PCI总线段间的触发信号路由方向。本发明通过单独配置触发路由单元,可以有效减少对于PXI监控单元中FPGA的性能要求高,同时通过简单的逻辑控制即可实现触发路由的控制,有效减少了互联成本高。
技术领域
本发明涉及测控技术领域,尤其涉及一种用于PXIe背板的触发信号分段路由装置及方法。
背景技术
随着测控技术地不断发展,基于PXIe总线的测控系统的测试对象也越来越复杂,测试数据量也越来越大,这就需要测试设备间具有更高精度的协同操作能力。而触发路由是保证测试设备之间协同操作的关键,也是保证测试数据间时间关联性和测试结果有效性的基础。触发路由将一个触发源路由到触发终端,通过触发路由可以实现事件间的传递。该功能对多模块间同步尤为重要,如实现多通道逻辑分析仪、多通道高速采集卡、多通道任意波形发生器等。
对于大型综合一体化测试系统而言,激励信号和测试信号更多且关联性更强,而触发路由是系统实现复杂测试的必要条件。目前现有技术中,PXIe背板由上位机通过PCI总线控制一片FPGA芯片来完成。然而该种方法对FPGA的性能要求高,芯片管脚数量多,并且互联成本高。
发明内容
本发明所要解决的技术问题在于提供一种用于PXIe背板的触发信号分段路由装置及方法,用以解决现有技术中触发信号路由对于FPGA芯片的性能要求高,同时互联成本高的问题。
依据本发明的一方面,提供一种用于PXIe背板的触发信号分段路由装置,包括:
PXIe监控单元用于根据PCI总线的配置信息向触发路由单元发送控制命令;
所述触发路由单元用于根据所述控制命令的使能位控制两个PCI总线段之间的触发信号路由使能,根据所述控制命令的方向位控制所述两个PCI总线段间的触发信号路由方向。
优选地,所述触发路由单元包括:
正向传输模块用于根据使能位信号和方向位信号进行与逻辑运算后的结果控制PCI总线段间触发信号的正向传输;
反向传输模块用于根据使能位信号和方向位的非信号进行与逻辑运算后的结果控制PCI总线段间触发信号的反向传输。
优选地,所述触发路由单元包括:
触发路由复位模块用于控制所述正向传输模块和所述反向传输模块进行复位。
优选地,所述触发路由单元用于:
在所述控制命令中,以每2n位数据为单位,根据每个单位的数据控制两个PCI总线段的触发信号路由;其中,位于高比特位的n位数据均为所述使能位,位于低比特位的n位数据均为所述方向位,n为正整数。
优选地,所述触发路由单元采用复杂可编程逻辑器件CPLD,所述PXIe监控单元采用现场可编程门阵列FPGA。
优选地,所述CPLD与所述FPGA通过串行总线进行通信。
依据本发明的另一方面,提供一种用于PXIe背板的触发信号分段路由方法,包括:
PXIe监控单元根据周边元件扩展接口PCI总线的配置信息向触发路由单元发送控制命令;
所述触发路由单元根据所述控制命令的使能位控制两个PCI总线段之间的触发信号路由使能,根据所述控制命令的方向位控制所述两个PCI总线段间的触发信号路由方向。
优选地,所述方法还包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航天测控技术有限公司,未经北京航天测控技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510954066.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:音频信号处理方法、装置和电子设备
- 下一篇:定位贴片装置