[发明专利]一种MFSK伪装为跳频体制的抗截获方法有效

专利信息
申请号: 201510998142.6 申请日: 2015-12-28
公开(公告)号: CN105634722B 公开(公告)日: 2018-12-14
发明(设计)人: 石磊;刘彦明;黄慈宁;李小平 申请(专利权)人: 西安电子科技大学
主分类号: H04L9/00 分类号: H04L9/00;H04K3/00
代理公司: 北京科亿知识产权代理事务所(普通合伙) 11350 代理人: 黄浩威
地址: 710071 陕西省*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 mfsk 伪装 体制 截获 方法
【权利要求书】:

1.一种MFSK伪装为跳频体制的抗截获方法,包含信息发送端和信息接收端;其特征在于,所述方法包括如下步骤:

S1信息发送端将经编码交织后的真实信息通过与逻辑映射(Logistic-Map)混沌序列异或,生成随机跳频序列,然后通过指令译码器和频率合成器控制生成跳频图案,从而将真实信息隐藏在跳频系统的伪码部分;

S2信息发送端将码速率为Fb_false的虚假信息fx通过二进制频移键控(BFSK)调制后得到基带调制信号fx_false,其采样率为Fs_false,与步骤S1生成的跳频图案进行混频,然后进行发送;

S3信息接收端接收信号后,提取跳频图案,估计出接收信号的时频脊线;

S4将得到的时频脊线转换为跳频序列,再经与步骤S1相同的逻辑映射(Logistic-Map)混沌序列异或,解交织译码后得到真实信息。

2.根据权利要求1所述的MFSK伪装为跳频体制的抗截获方法,其特征在于,步骤S1的具体方法如下:

1.1)将码数率为Fb_real的真实有效的信息x经过码率为q/n的(n,q,N)卷积码编码器,其中n为码长,q为信息位数,N为编码约束度;然后经过交织度m的卷积交织器进行卷积交织得到序列x1,采样率为Fs_real

1.2)产生逻辑映射(Logistic-Map)混沌序列y,其动力学方程如下:

yn+1=μyn(1-yn);

其中μ为分形参数,yn为当前状态,yn+1为下一个状态,从初始值y0开始迭代,就可以得到序列y={y0,y1,y2,…,yi,…};

1.3)将经过卷积交织器的信息x1与混沌序列y异或得到伪随机序列z:

1.4)得到的伪随机序列z通过指令译码器,控制频率合成器生成跳频图案X,具体做法是:将得到的伪随机序列z通过映射,即将每p位二进制转换为一位十进制随机数d,然后在指令译码器和频率合成器作用下,生成最低频率fL和最高频率fH之间、跳频间隔为fI、与十进制随机数d对应的跳频载波fc(d)为:

fc(d)=fL+(d-1)*fI

跳频载波fc(d)即为跳频图案X。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510998142.6/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top