[发明专利]可编程逻辑器件图形绘制方法及装置有效
申请号: | 201510998325.8 | 申请日: | 2015-12-25 |
公开(公告)号: | CN105631118B | 公开(公告)日: | 2019-12-27 |
发明(设计)人: | 刘仁杰;张敏 | 申请(专利权)人: | 深圳市紫光同创电子有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 44281 深圳鼎合诚知识产权代理有限公司 | 代理人: | 江婷;李发兵 |
地址: | 518057 广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 可编程 逻辑 器件 图形 绘制 方法 装置 | ||
1.一种可编程逻辑器件图形绘制方法,其特征在于,包括:
构建可编程逻辑器件当前待绘制区域的基础元素层,所述基础元素层包含所述可编程逻辑器件当前待绘制区域的所有元件以及各元件之间的所有连接线路;
从所述基础元素层选择出所述可编程逻辑器件当前待绘制区域的设计元素构成电路设计层;所述设计元素包括当前设计电路在所述可编程逻辑器件当前待绘制区域所用到的所有目标元件以及所述各目标元件之间的当前用到的目标连接线路;
所述构建所述可编程逻辑器件当前待绘制区域的基础元素层包括:
根据所述可编程逻辑器件的区域与元件对应关系库,构建所述可编程逻辑器件当前待绘制区域的基础元件层;所述区域与元件对应关系库包含可编程逻辑器件各区域包含的元件以及各元件的位置信息;
根据所述可编程逻辑器件的区域与线路对应关系库,构建所述可编程逻辑器件当前待绘制区域的基础线路层,所述区域与元件对应关系库包含可编程逻辑器件各区域的各元件之间的所有线路连接关系;
将所述基础元件层与所述基础线路层叠加得到包含所述可编程逻辑器件当前待绘制区域所有元件以及各元件之间所有连接线路的基础元素层。
2.如权利要求1所述的可编程逻辑器件图形绘制方法,其特征在于,从所述基础元素层选择出所述可编程逻辑器件当前待绘制区域的设计元素构成电路设计层包括:
根据预设的元件设计表从所述基础元件层中选择出当前设计电路所用到的所有目标元件构成设计元件层;
根据预设的线路设计表从所述基础线路层中选择出所述各目标元件之间当前用到的目标连接线路构成设计线路层;
将所述设计元件层和设计线路层叠加得到包含所述可编程逻辑器件当前待绘制区域所用到的所有目标元件以及所述各目标元件之间的当前用到的目标连接线路的电路设计层。
3.如权利要求2所述的可编程逻辑器件图形绘制方法,其特征在于,还包括:
根据用户的对象选择指令从所述电路设计层中选中对应的目标对象构成选中对象层,所述目标对象包含目标元件和/或目标连接线路;
根据用户的更新指令对所述目标对象进行更新。
4.如权利要求3所述的可编程逻辑器件图形绘制方法,其特征在于,所述基础元件层、基础线路层、设计元件层、设计线路层和选中对象层从下往上依次叠加。
5.如权利要求4所述的可编程逻辑器件图形绘制方法,其特征在于,还包括:
根据层更新指令从所述基础元件层、基础线路层、设计元件层、设计线路层和选中对象层中选中待更新的目标层;
删除选中的目标层以及目标层以上的层,并根据所述层更新指令中的更新策略对所删除的层进行重构。
6.如权利要求1-5任一项所述的可编程逻辑器件图形绘制方法,其特征在于,还包括:
当所述基础元素层和所述电路设计层发生平移且平移后至少一部分仍保留时,在平移后的至少一部分空白区域构建所述可编程逻辑器件对应待绘制区域的基础元素层和电路设计层,并与所述保留部分的基础元素层和电路设计层进行拼接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市紫光同创电子有限公司,未经深圳市紫光同创电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510998325.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种成形磨削齿向修形误差补偿方法
- 下一篇:一种片簧参数的配置方法