[实用新型]数据接收器、数据接收系统和数据传输系统有效

专利信息
申请号: 201520023308.8 申请日: 2015-01-14
公开(公告)号: CN204362064U 公开(公告)日: 2015-05-27
发明(设计)人: 周玉镇;戴颉;李耿民;职春星 申请(专利权)人: 灿芯半导体(上海)有限公司
主分类号: H04L1/00 分类号: H04L1/00;H04L7/00
代理公司: 无锡互维知识产权代理有限公司 32236 代理人: 庞聪雅
地址: 201203 上海市浦东新区张江*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 数据 接收器 接收 系统 数据传输
【说明书】:

【技术领域】

实用新型涉及数据传输领域,特别涉及一种数据接收器、数据接收系统和数据传输系统。

【背景技术】

随着电子行业技术的发展,特别是在传输接口的发展上,IEEE1284被USB(Universal Serial Bus)接口取代,PATA(Parallel Advanced Technology Attachment)被SATA(Serial Advanced Technology Attachment)取代,PCI(Peripheral Component Interconnect)被PCI-Express所取代,无一都证明了传统并行接口的速度已经达到一个瓶颈了,取而代之的是速度更快的串行接口,于是原本用于光纤通信的SerDes(SERDES是SERializer(串行器)/DESerializer(解串器)的简称)技术成为了为高速串行接口的主流。串行接口主要应用了差分信号传输技术,具有功耗低、抗干扰强,速度快的特点,理论上串行接口的最高传输速率可达到10Gbps以上。

图1示出了现有的一种SerDes数据传输系统,其包括数据发射器100、时钟产生器200、第一数据接收器310、第二数据接收器320、第三数据接收器330。每个数据接收器可以被称为一个数据接收通道,因此该数据传输系统也可以被称为多通道数据传输系统,多个通道接收到的数据之间需要相互同步。

所述时钟产生器200产生参考时钟信号ref_clk,并将该参考时钟信号ref_clk提供给数据发射器100。所述数据发射器100中的锁相环PLL根据该参考时钟信号产生所述发送时钟信号,并基于发送时钟信号将待传输数据进行调制后发出,发出的输出传输信号RXP/N被提供给各个数据接收器,其中信号RXP/N_1被提供给第一数据接收器,信号RXP/N_2被提供给第二数据接收器,信号RXP/N_3被提供给第三数据接收器。该参考时钟信号亦被作为恢复参考时钟信号Rec_ref_clk被提供给各个数据接收器,其中Rec_ref_clk_1提供给数据接收器310,Rec_ref_clk_2提供给数据接收器320,Rec_ref_clk_3提供给数据接收器330。该参考时钟信号ref_clk经过延迟器的一定的延迟后被作为系统时钟信号sys_clk被提供给各个数据接收器。

每个数据接收器包括数据接收单元SerDes RX以及数据包同步电路。所述数据接收单元SerDes RX基于接收到的恢复参考时钟信号Rec_ref_clk产生多个采样时钟信号,利用所述多个采样时钟信号采样由数据发射器100发过来的数据传输信号得到一系列串行的接收数据,并将所述串行的接收数据转换为并行的接收数据。所述数据包同步电路基于所述系统时钟信号并行的接收数据进行数据包同步。

目前SerDes多通道数据同步通常靠数据缓冲器来实现。它通常利用传输数据中多余的同步信息来对齐各通道的数据传输。这种同步方式加大了数据传输的延时,且增加了芯片或系统设计的复杂度,在一定程度上也减小了数据传输的有效速率。此外,传统的SerDes数据接收器的串并转换的转换时钟是固定的,不能有效地通过干预数据传输的延迟。由于锁相环PLL的时钟和恢复的时钟的变化是随机的,所以每两个通道的数据时间差没法得到保证。

如图2所示,其示意出了图1中的各个数据接收器的数据接收单元得到的串行数据和恢复时钟信号Rec_clk的时序图。如图2所示的,第一数据接收器的数据接收单元得到的数据RX_data_1为0123,0123,……,而第二数据接收器的数据接收单元得到的数据RX_data_2为012,3012,3012,3012,……,而第三数据接收器的数据接收单元得到的数据RX_data_3为01,2301,2301,2301,……。第一数据接收器的数据接收单元得到的数据RX_data_1和第二数据接收器的数据接收单元得到的数据RX_data_2之间相差1位,第二数据接收器的数据接收单元得到的数据RX_data_2和第三数据接收器的数据接收单元得到的数据RX_data_3之间相差1位,第一数据接收器的数据接收单元得到的数据RX_data_1和第三数据接收器的数据接收单元得到的数据RX_data_3之间相差2位。

因此,有必要提供一种改进的技术方案来克服上述问题。

【本实用新型内容】

本实用新型的目的之一在于提供一种数据接收器,其可以提高其接收到的数据与其它通道中接收到的数据同步性。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于灿芯半导体(上海)有限公司;,未经灿芯半导体(上海)有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201520023308.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top