[实用新型]一种低压低功耗的带隙基准电路有效
申请号: | 201520489157.5 | 申请日: | 2015-07-08 |
公开(公告)号: | CN204808101U | 公开(公告)日: | 2015-11-25 |
发明(设计)人: | 邓龙利;刘铭 | 申请(专利权)人: | 北京兆易创新科技股份有限公司 |
主分类号: | G05F1/567 | 分类号: | G05F1/567 |
代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 胡彬;邓猛烈 |
地址: | 100083 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 压低 功耗 基准 电路 | ||
技术领域
本实用新型属于集成电路领域,涉及一种低压低功耗的带隙基准电路。
背景技术
随着系统集成技术的飞速发展,基准电压源已成为大规模、超大规模集成电路和几乎所有数字模拟系统中不可缺少的基本电路模块。基准电压源是超大规模集成电路和电子系统的重要组成部分,可广泛应用于高精度比较器、A/D和D/A转换器、随机动态存储器、闪存以及系统集成芯片中。带隙基准是所有基准电压中最受欢迎的一种,其主要作用是在集成电路中提供稳定的参考电压或参考电流,这就要求带隙基准对电源电压的变化和温度的变化不敏感。
如图1所示,为现有技术中的带隙基准电压电路。该电路包括正温度系数电路、负温度系数电路、放大器(AMP)和输出电路。正温度系数电路具体包括两个NPN三极管Q0和Q1,以及电阻R0,其中Q0和Q1的发射极和基极连接;负温度系数电路包括NPN三极管Q2和电阻R3。输出电路包括三个PMOS管MP1、MP2和MP3,用于将电流转换为电压输出。其中,三极管Q1与Q0的发射极-基极之间的面积比例为K:1,MP1、MP2和MP3的漏极和栅极之间的电压差为1:1:N。放大器的两个输入端分别与三极管Q1与Q0的集电极相连,且输出端分别连接输出电路中MP1和MP2的栅极。
带隙基准电压VBG的表达式为:VBG=Vbe(q2)+[Vt*ln(K)/R0]*R3,根据此表达式的结果看,Vbe(q2)为具有负温度系数的Q2的基射结电压,K为三极管Q1的个数,Vt为正温度系数电压,Vt=kT/e,T为温度,k=1.38×10-23J/K,e=1.6×10-19C。
由上述带隙基准电压VBG的表达式可以看出,要想得到想要的VBG,必须对温度系数进行精确调节,而温度系数的调节比较困难,且VBG随温度系数的变化而改变,因此,该电路很难实现对带隙基准电压的调节。
实用新型内容
本实用新型的目的是提出一种低压低功耗的带隙基准电路,以解决带隙基准电压难以调节的问题。
本实用新型实施例提供了一种低压低功耗的带隙基准电路,包括正温度系数电路、负温度系数电路、比较器和输出电路,
其中,所述正温度系数电路包括对置设置的两个三极管,和与一个三极管的集电极相连的正温度电阻;
所述负温度系数电路包括负温度电阻;
该带隙基准电路还包括调节电阻,与正温度系数电路的三极管并联。
上述电路中,优选的是:
所述调节电阻的一端连接三极管的基极,另一端与正温度电阻远离三极管的一端相连。
上述电路中,优选的是:
所述负温度电阻的阻值可调。
本实用新型实施例的技术方案,为了满足芯片对于低压低功耗需求而进行了改进,对于静态功耗要求较高的芯片有极其重大的意义。该带隙基准电路中,由于不需要输出级接三极管,改善了由于三极管数目的不匹配带来的版图面积的增加的问题。
为了得到更大范围的带隙基准源的输出,负温度电阻的阻值可调,可以通过调整负温度电阻的阻值得到零温漂温度系数的不同带隙基准源的输出,温度系数不随带隙基准源的变化而改变。
附图说明
图1为现有带隙基准电路的电路图;
图2为本实用新型实施例提供的一种带隙基准电路的电路图。
具体实施方式
下面结合附图和实施例对本实用新型作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本实用新型,而非对本实用新型的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本实用新型相关的部分而非全部结构。
图2为本实用新型实施例提供的一种带隙基准电路的电路图,该低压低功耗的带隙基准电路,包括正温度系数电路、负温度系数电路、比较器和输出电路。
其中,上述正温度系数电路包括对置设置的两个三极管Q0和Q1,和与一个三极管Q1的集电极相连的正温度电阻R0;
上述负温度系数电路包括负温度电阻R3;
该带隙基准电路还包括调节电阻R1,与正温度系数电路的三极管并联。
具体的,正温度系数电路具体包括对置设置的两个NPN三极管,即第零三极管Q0和第一三极管Q1,和与一个三极管Q1的集电极相连的正温度电阻R0。Q0和Q1的基极和发射极相连,Q0的集电极和输出电路相连,Q1的集电极通过R0和输出电路中相连。其中,Q1与Q0的发射极-基极之间的面积比例为K:1。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京兆易创新科技股份有限公司,未经北京兆易创新科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201520489157.5/2.html,转载请声明来源钻瓜专利网。