[实用新型]一种用于高速数据防泄漏系统的运行机构有效

专利信息
申请号: 201520583479.6 申请日: 2015-08-05
公开(公告)号: CN205003680U 公开(公告)日: 2016-01-27
发明(设计)人: 徐建忠 申请(专利权)人: 杭州世平信息科技有限公司
主分类号: G06F21/55 分类号: G06F21/55
代理公司: 北京科亿知识产权代理事务所(普通合伙) 11350 代理人: 汤东凤
地址: 310012 浙江省杭州市*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 用于 高速 数据 泄漏 系统 运行 机构
【说明书】:

技术领域

本实用新型涉及数据安全防护领域,尤其涉及高速数据防泄漏系统领域。

技术背景

数据安全关系到个人的隐私,企业的核心竞争力乃至于国家的安全。因此,如何保障数据的安全成为当前尤为突出的热点问题,传统的信息安全产品如:防火墙、防病毒、入侵检测、漏洞扫描均是是从网络层或者应用层进行安全防护,缺乏对网络中存储和传输的数据层面进行保护,而数据泄露防护技术从数据的存储、传输和终端三个方面进行安全防护,受到国内外业界的极度关注。

数据防泄漏系统需要对用户所有的数据进行获取、识别、响应等处理,因此数据的存储和数据的计算速度与该系统性能有关。也就是说,数据的存储和计算速度越快,该数据防泄漏系统的性能也越强。目前,很多的研究致力于提高数据的存储速率,例如采用固态硬盘作为存储盘、改变存储载体、利用高速的外设接口。当前主流SATA接口的固态硬盘读写速度只有200MB/S左右,而PCIE1.0规范以其每通道2.5Gbp的峰值带宽为高速传输的固态硬盘开发提供了一个很好的选择。然而Flash芯片的存取速率没有多大的提高,只能达到160Mbps,那么如何解决高速数据传输接口与存储载体之间的速度差异,是提高数据存储速度的关键问题。另一方面,如何提高数据的运算速度也是亟待解决的一个问题。

发明内容

本实用新型要解决的技术问题是提供一种运用于数据防泄漏系统中的高存储速度和高数据计算速度的运行机构。

一种用于高速数据防泄漏系统的运行机构,其包括控制和运算机构和存储机构,所述控制和运算机构包括CPU、并行GPU和DMA控制器,所述存储机构包括高速传输接口、存储区和缓存区,所述缓存区为环形缓存区,所述DMA控制器控制高速传输接口和环形缓存区以及存储区和环形缓存区之间的数据传输,高速传输接口和存储区之间通过环形缓存区进行中间数据传输。

作为优选,所述存储区为固态硬盘,所述高速传输接口为PCIE接口,所述PCIE接口和固态硬盘之间通过环形缓冲区进行数据传输,所述PCIE接口和环形缓冲区通过所述DMA控制器进行数据传输。

作为优选,所述环形缓冲区为DDRSDRAM环形缓冲区,所述DDRSDRAM环形缓冲区由复数个存储块首尾链接而成。

本实用新型的有益效果:

本实用新型通过将数据存储和数据运算的改进运用到数据防泄漏系统中,使得数据防泄漏系统的运行速率和防泄漏性能得到了提高,可达到一天处理500G数据的速度。

附图说明

图1为用于高速数据防泄漏系统的运行机构的存储机构原理框图;

图2为用于高速数据防泄漏系统的运行机构的环形缓冲区示意图;

图3为用于高速数据防泄漏系统的运行机构的运算机构安装结构示意图。

具体实施方式

一种用于高速数据防泄漏系统的运行机构,该运行机构为高速数据防泄漏系统的硬件运行机构,其包括控制和运算机构和存储机构,所述控制和运算机构包括CPU、并行GPU和DMA控制器,所述存储机构包括高速传输接口、存储区和缓存区,所述缓存区为环形缓存区,该环形缓冲区的设计结构示意图如图2所示:

所述环形缓冲区为DDRSDRAM环形缓冲区,具体的为DDR3SDRAM环形缓冲区,所述DDR3SDRAM环形缓冲区由复数个存储块首尾链接而成。

具体的,将缓冲区划分成大量小块,每块2MB的大小并首尾相连,组成DDR3SDRAM环形缓冲区。然后,用一个头指针和尾指针指向DDR3SDRAM环形缓冲区的头和尾,每次向DDR3SDRAM环形缓冲区写入一块数据尾指针Rtail便向后移动一个位置;同样,每次从DDR3SDRAM环形缓冲区取走一块数据时,DDR3SDRAM缓冲区的头指针Rhead便会向前移动一个位置。

其中,存储区为固态硬盘,更具体的为以Flash作为存储介质的固态硬盘,高速传输接口为PCIE接口,PCIE接口和固态硬盘中的Flash接口之间通过DDR3SDRAM环形缓冲区进行中间数据传输,PCIE接口和DDR3SDRAM环形缓冲区通过所述DMA控制器进行数据传输。具体过程如下:

如图1所示:主机系统与固态硬盘之间的数据传输分为两个过程:一个是写入DDR3SDRAM环形缓冲区的过程,一个是从DDR3SDRAM环形缓冲区写入固态硬盘的过程。

1.主机端发送写命令到PCIE接口;

2.PCIE接口以中断的形式通知CPU查询接口的命令寄存器;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州世平信息科技有限公司,未经杭州世平信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201520583479.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top