[实用新型]基于国产处理器双龙芯3A的信息处理单元有效
申请号: | 201520600015.1 | 申请日: | 2015-08-11 |
公开(公告)号: | CN204833268U | 公开(公告)日: | 2015-12-02 |
发明(设计)人: | 周灿荣;陈亮 | 申请(专利权)人: | 上海飞斯信息科技有限公司 |
主分类号: | G06F15/76 | 分类号: | G06F15/76 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 201203 上海市浦东新区*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 国产 处理器 双龙芯 信息处理 单元 | ||
技术领域
本实用新型涉及的是信息处理技术领域,具体涉及基于国产处理器双龙芯3A的信息处理单元。
背景技术
随着国内芯片产业的发展,出现了许多优秀的国产芯片,尤其是高性能国产处理器龙芯3A的出现,是国产芯片技术和产业发展的重要成果,一直以来处理器的国产化是国内信息产业的迫切需求,在社会生产的各个关键领域尤其是在设计国计民生和信息安全的领域,有巨大的推广和应用潜力。
当前市场上的信息处理模块都以使用国外处理器芯片为主,在经济性和安全性不是很好的选择,但是基于国外芯片有很多成熟的方案和开发生态链,处于垄断的地位,基于此,设计一种新型的基于国产处理器双龙芯3A的信息处理单元还是很有必要的。
发明内容
针对现有技术上存在的不足,本实用新型目的是在于提供一种基于国产处理器双龙芯3A的信息处理单元,结构简单,设计合理,不仅能够保证信息处理过程中的可用,也保证了处理过程的可控,经济安全。
为了实现上述目的,本实用新型是通过如下的技术方案来实现:基于国产处理器双龙芯3A的信息处理单元,包括第一龙芯3A处理器、第二龙芯3A处理器、北桥和南桥,第一龙芯3A处理器与第二龙芯3A处理器之间通过HT高速总线连接,第一龙芯3A处理器通过HT高速总线与北桥连接,北桥通过PCIE高速总线与南桥连接,所述的第一龙芯3A处理器集成有两个DDR2/3内存控制器,第一龙芯3A处理器接有SPI接口、UART接口,北桥上接有两路Intel82574以太网口,北桥还集成有XMCX8槽、PCIE槽和PCIE桥,南桥接有PCI接口、SSD固态硬盘、USB接口、声卡、SATA接口,南桥通过I/O芯片与键盘连接。
作为优选,所述的信息处理单元运行ReWorks实时操作系统,具有支持多核调度,任务抢占,优先级指定等特点,ReWorks实时操作系统与龙芯3A处理器一起构成了完备的龙芯3A处理单元,在软硬件上不仅能够保证在信息处理过程中的可用,而且保证了处理过程的可控。
本实用新型的有益效果:架构清晰,处理能力强大,接口丰富,自主可控,具有非常优秀的信息处理能力,为用户提供了一种安全可靠的控制和运算的方案,能扩大影响力,加速整个信息化生态链的完善。
附图说明
下面结合附图和具体实施方式来详细说明本实用新型;
图1为本实用新型的结构框图。
具体实施方式
为使本实用新型实现的技术手段、创作特征、达成目的与功效易于明白了解,下面结合具体实施方式,进一步阐述本实用新型。
参照图1,本具体实施方式采用以下技术方案:基于国产处理器双龙芯3A的信息处理单元,包括第一龙芯3A处理器1、第二龙芯3A处理器2、北桥3和南桥4,第一龙芯3A处理器1与第二龙芯3A处理器2之间通过HT高速总线连接,第一龙芯3A处理器1通过HT高速总线与北桥3连接,北桥3通过PCIE高速总线与南桥4连接,所述的第一龙芯3A处理器1集成有两个DDR2/3内存控制器5,第一龙芯3A处理器1接有SPI接口6、UART接口7,北桥3上接有两路Intel82574以太网口8,北桥3还集成有XMCX8槽9、PCIE槽10和PCIE桥11,南桥4接有PCI接口12、SSD固态硬盘13、USB接口14、声卡15、SATA接口16,南桥4通过I/O芯片17与键盘18连接。
值得注意的是,所述的信息处理单元运行ReWorks实时操作系统,可将龙芯3A处理器的多核能力发挥到最大,操作系统与龙芯3A处理器一起构成了完备的龙芯3A处理单元,在软硬件上不仅能够保证在信息处理过程中的可用,而且也保证了处理过程的可控。
本具体实施方式基于龙芯3A处理器,采用成熟的南北桥架构构成了整个系统,采用标准VPX6U结构,提供优秀的处理能力,具有丰富的高速和中低速接口,处理单元本身就构成一个强大的处理系统,而且使用了PCIE桥芯片,为系统的扩展预留了多种解决方案。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海飞斯信息科技有限公司,未经上海飞斯信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201520600015.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:会计电算化数据防盗保护装置
- 下一篇:DSP和FPGA共用FLASH系统