[实用新型]一种适用于FLASH MCU的IO接口模块有效

专利信息
申请号: 201520645123.0 申请日: 2015-08-25
公开(公告)号: CN204926076U 公开(公告)日: 2015-12-30
发明(设计)人: 吴峰 申请(专利权)人: 四川芯联发电子股份有限公司
主分类号: G06F13/40 分类号: G06F13/40
代理公司: 成都金英专利代理事务所(普通合伙) 51218 代理人: 袁英
地址: 629000 四川*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 适用于 flash mcu io 接口 模块
【说明书】:

技术领域

实用新型涉及微处理器领域,特别是涉及一种适用于FLASHMCU的IO接口模块。

背景技术

微处理器由一片或少数几片大规模集成电路组成的中央处理器。目前,微处理器已经无处不在,无论是录像机、智能洗衣机、移动电话等家电产品,还是汽车引擎控制,以及数控机床、导弹精确制导等都要嵌入各类不同的微处理器。微处理器不仅是微型计算机的核心部件,也是各种数字化智能设备的关键部件。国际上的超高速巨型计算机、大型计算机等高端计算系统也都采用大量的通用高性能微处理器建造。

IO接口模块是微处理器和其外接终端的中间设备,IO接口模块的性能及其重要。

实用新型内容

本实用新型的目的在于克服现有技术的不足,提供一种适用于FLASHMCU的IO接口模块,结构简单,体积小巧,设置有I/O控制寄存器、I/O数据寄存器、推挽放大器、复用器和逻辑控制电路,提供推挽式驶出、开漏式输出等功能。

本实用新型的目的是通过以下技术方案来实现的:一种适用于FLASHMCU的IO接口模块,它包括I/O控制寄存器、I/O数据寄存器、推挽放大器、复用器和逻辑控制电路。

所述I/O控制寄存器分别与控制写入端WRITE_CTRL、控制读出端READ_CTRL、数据总线DATABUS、控制输出端OUTPUT和开漏输出端OPENDRAIN连接,控制输出端OUTPUT和开漏输出端OPENDRAIN均通过逻辑控制电路与推挽放大器连接。

所述I/O数据寄存器分别与数据写入端WRITE_DATA、数据读出端READ_DATA、数据总线DATABUS和数据输出端连接,数据输出端和外接信号输出端与复用器的输入端连接,复用器的输出端分别与逻辑控制电路与推挽放大器连接。

所述推挽放大器与I/O接口连接,I/O接口还通过逻辑控制电路与数据总线DATABUS连接。

进一步的,所述逻辑控制电路包括非门电路A、第一与非门电路B和第二与非门电路C。

其中,所述开漏输出端OPENDRAIN依次通过非门电路A和第一与非门电路B与推挽放大器的第一输入端连接,控制输出端OUTPUT分别与第一与非门电路B和第二与非门电路C的输入端连接,第二与非门电路C输出端与推挽放大器的第二输入端连接。

进一步的,所述逻辑控制电路还包括缓冲器D和第一三态缓冲器E。

I/O接口依次通过缓冲器D和第一三态缓冲器E与数据总线DATABUS连接,第一三态缓冲器E的控制使能端与I/O控制寄存器的使能输出端INPUT连接。

进一步的,所述逻辑控制电路还包括第三与非门电路F,第三与非门电路F的输入端分别与I/O控制寄存器的上拉输出端PULL_HIGH和复位信号输入端RESET连接,第三与非门电路F的输出端与直流电源的控制端连接,直流电源的输出端与I/O接口连接。

进一步的,所述逻辑控制电路还包括第一与门电路G,所述外接信号输出端包括蜂鸣器/计数器使能输入端BUZ/CLO_EN以及蜂鸣器/计数器信号输入端BUZ/CLO。

第一与门电路G的输入端分别与蜂鸣器/计数器使能输入端BUZ/CLO_EN和蜂鸣器/计数器信号输入端BUZ/CLO连接,第一与门电路G的输出端与复用器的输入端连接。

进一步的,所述逻辑控制电路还包括第二与门电路H,第二与门电路H的输入端分别与I/O接口和休眠信号输入端SLEEP连接,第二与门电路H的输出端与唤醒输出端WAKE_UP连接。

进一步的,所述逻辑控制电路还包括第三与门电路I,第三与门电路I的输入端分别与I/O接口和中断使能输入端INT_EN连接,第三与门电路I的输出端与中断输出端EXT_INT连接。

进一步的,所述逻辑控制电路还包括第二三态缓冲器J,第二三态缓冲器J的输入端与I/O接口连接,第二三态缓冲器J的输出端与模数转换器ADC连接,第二三态缓冲器J的控制使能端与模数转换器ADC的使能控制端AD_EN连接。

本实用新型的有益效果是:本实用新型所提出的一种适用于FLASHMCU的IO接口模块,结构简单,体积小巧,设置有I/O控制寄存器、I/O数据寄存器、推挽放大器、复用器和逻辑控制电路,提供推挽式驶出、开漏式输出、上拉输入、浮空输入、蜂鸣器输出、计时器输出等功能。

附图说明

图1为本实用新型中IO接口模块的结构框图。

具体实施方式

下面结合附图进一步详细描述本实用新型的技术方案,但本实用新型的保护范围不局限于以下所述。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川芯联发电子股份有限公司,未经四川芯联发电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201520645123.0/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top