[实用新型]兼容PECL/TTL/CMOS电平的输出电路有效
申请号: | 201520752787.7 | 申请日: | 2015-09-25 |
公开(公告)号: | CN205039798U | 公开(公告)日: | 2016-02-17 |
发明(设计)人: | 林少衡 | 申请(专利权)人: | 厦门优迅高速芯片有限公司 |
主分类号: | H03K19/0185 | 分类号: | H03K19/0185 |
代理公司: | 厦门市首创君合专利事务所有限公司 35204 | 代理人: | 杨依展 |
地址: | 361000 福建省*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 兼容 pecl ttl cmos 电平 输出 电路 | ||
技术领域
本实用新型涉及一种输出电路,尤其涉及一种兼容PECL/TTL/CMOS电平的输出电路。
背景技术
PECL(positiveemittercoupledlogic)、TTL(transistor-transistorlogic)、CMOS(complementarymetaloxidesemiconductor)是三种常见的逻辑电平标准,常用于3.3或5V供电的电子器件的通信接口中。其逻辑电平定义如下:
表1.逻辑电平标准
传统的PECL电平输出驱动电路需要采用NPNbipolar器件来实现,TTL/CMOS可以采用CMOS器件来实现。同时对于许多集成电路产品,由于不同的应用场合需要,要求同时提供PECL/TTL/CMOS三种不同的输出逻辑电平接口。传统方法需要使用3个管脚(PINI/O)来实现,这样的代价将是占用有限的管脚资源,造成芯片成本增加,同时也对于芯片产品的应用PCB布板造成不方便。
实用新型内容
本实用新型所要解决的主要技术问题是提供一种输出电路,能够兼容PECL/TTL/CMOS电平的输出,使用者可以根据需要自由选择需要的逻辑电平标准。
为了解决上述的技术问题,本实用新型提供了一种兼容PECL/TTL/CMOS电平的输出电路,包括:
一路输入信号INPUT和两路选择信号SEL0/SEL1,其通过一逻辑控制模块分别输出控制电平N1、P2、P3至NMOS管N1、PMOS管P2以及PMOS管P3的栅极;其中,
当第一选择信号SEL0为低电平时;若INPUT为高电平,输出电平为PECL高电平;若INPUT为低电平,输出电平为PECL低电平;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于厦门优迅高速芯片有限公司,未经厦门优迅高速芯片有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201520752787.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种可见光通信副载波复用时钟同步接收装置
- 下一篇:光伏接线盒