[实用新型]F28335DSP与W5100以太网模块通讯系统有效

专利信息
申请号: 201520947100.5 申请日: 2015-11-25
公开(公告)号: CN205179035U 公开(公告)日: 2016-04-20
发明(设计)人: 赵晓文;时献江;孙在松;曹艺;李凯;王振猛 申请(专利权)人: 哈尔滨理工大学
主分类号: H04B1/40 分类号: H04B1/40
代理公司: 暂无信息 代理人: 暂无信息
地址: 150080 黑龙*** 国省代码: 黑龙江;23
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: f28335dsp w5100 以太网 模块 通讯 系统
【说明书】:

技术领域

本实用新型涉及F28335DSP与W5100以太网模块通讯系统,属于DSP通讯技术领域。

背景技术

随着DSP的快速发展,DSP的应用范围也越来越广泛,尤其是在民用领域发展迅速,包括数字化移动电话、数据调制解调器、汽车电子系统及电视电话系统等领域。与此同时,随着互联网事业的快速发展,DSP与网络的连接显得尤为重要,可以大大扩展DSP的应用范围。

W5100是一款多功能的单片网络接口芯片,内部集成有10/100以太网控制器,主要应用于高集成、高稳定、高性能和低成本的嵌入式系统中。使用W5100可以实现没有Internet连接。W5100内部集成了全本硬件的、且经过验证的TCP/IP协议栈、以太网介质传输层(MAC)和物理层(PHY)。硬件TCP/IP协议栈支持TCP、UDP、IPv4、ICMP、ARP、IGMP和PPPoE,这些协议已经在很多领域经过了多年的验证。W5100内部还集成有16KB存储器用于数据传输。使用W5100不需要考虑以太网的控制,只需要进行简单的端口编程。W5100提供3种接口:直接并行总线、间接并行总线和SPI总线。

发明内容

针对上述问题,本实用新型要解决的技术问题是提供一种F28335DSP与W5100以太网模块通讯系统。

本实用新型为F28335DSP与W5100以太网模块通讯设计,它包含F28335DSP芯片、W5100以太网芯片,W5100以太网模块的地址总线ADDR14~ADDR0分别与DSP的地址总线XA14~XA0连接,数据总线DATA7~DATA0分别与DSP的数据总线XD5~XD0连接,片选信号线与DSP的TCPIPCS连接,中断输出信号线与DSP的EXINT1连接,写使能信号线与DSP的连接,SPI时钟信号线SPICLK与DSP的SPICLKA连接,SPI主输出/从输入信号线MOSI与DSP的SPISOMIA连接,SPI主输入/从输出信号线MISO与DSP的SPISOMIA连接,SPI从模式选择信号线与DSP的SPISTEA连接。

作为优选,所述通讯系统由F25665DSP芯片与W5100以太网芯片组成。

作为优选,W5100以太网模块的地址总线分别与F28335DSP的地址总线连接。

本实用新型的有益效果为:能实现F28335DSP与W5100以太网模块的通信,通讯稳定可靠,使用方便,操作简便。

附图说明:

为了易于说明,本实用新型由下述的具体实施及附图作以详细描述。

图1为本实用新型的结构示意图;

图1中包括:F28335DSP芯片、W5100以太网芯片。

具体实施方式:

为使本实用新型的目的、技术方案和优点更加清楚明了,下面通过附图中示出的具体实施例来描述本实用新型。但是应该理解,这些描述只是示例性的,而并非要限制本实用新型的范围。此外,在以下说明中,省略了对公知结构和技术的描述,以避免不必要地混淆本实用新型的概念。

如图1所示,本具体实施方式采用以下技术方案:它包含F28335DSP芯片、W5100以太网芯片,W5100以太网模块的地址总线ADDR14~ADDR0分别与DSP的地址总线XA14~XA0连接,数据总线DATA7~DATA0分别与DSP的数据总线XD5~XD0连接,片选信号线与DSP的TCPIPCS连接,中断输出信号线与DSP的EXINT1连接,写使能信号线与DSP的连接,SPI时钟信号线SPICLK与DSP的SPICLKA连接,SPI主输出/从输入信号线MOSI与DSP的SPISOMIA连接,SPI主输入/从输出信号线MISO与DSP的SPISOMIA连接,SPI从模式选择信号线与DSP的SPISTEA连接。

进一步的,所述通讯系统由F25665DSP芯片与W5100以太网芯片组成。

进一步的,W5100以太网模块的地址总线分别与F28335DSP的地址总线连接。

本具体实施方式的工作原理为:DSP的15根地址总线及数据总线与W5100直接相连,SPI总线与W5100的SPI端口相接。所以DSP可以通过并行总线或SPI接口管理W5100,实现数据交换。

DSP的控制总线RD、WR、TCPIPCS控制W5100的寄存器或收发缓冲器的数据的读写。DSP的外部中断输入线XINT1与W5100的中断输入线INT相连,需要时可以向DSP申请中断。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨理工大学,未经哈尔滨理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201520947100.5/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top