[实用新型]一种级联电池保护电路及其系统有效
申请号: | 201521030875.2 | 申请日: | 2015-12-14 |
公开(公告)号: | CN205377268U | 公开(公告)日: | 2016-07-06 |
发明(设计)人: | 尹航;田文博;王钊 | 申请(专利权)人: | 无锡中感微电子股份有限公司 |
主分类号: | H02H7/18 | 分类号: | H02H7/18;H02J7/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 214135 江苏省无锡市新*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 级联 电池 保护 电路 及其 系统 | ||
1.一种级联电池保护电路,所述电路包括级联的至少两个电池保护芯片电路,每个电池保护芯片电路上设置有充电控制输出管脚OV、放电控制输出管脚DCHG、过充电保护信号输入管脚SOC以及过放电保护信号输入管脚SDC;其特征在于,每个电池保护芯片电路(001)包括充放电控制输出子电路(002)和过充放电保护输入子电路(003);其中,
所述充放电控制输出子电路(002),接收所述电池保护芯片电路(001)的内部第一控制信号C_CTRL来判断是否上拉所述充电控制输出管脚OV的电平;接收所述电池保护芯片电路(001)的内部第二控制信号D_CTRL来判断是否上拉放电控制输出管脚DCHG的电平;
所述过充放电保护输入子电路(003),通过所述过充电保护信号输入管脚SOC直接与上级电池保护芯片的所述充电控制输出管脚OV相连形成充电控制输出通路;并通过所述过放电保护信号输入管脚SDC直接与上级电池保护芯片的所述放电控制输出管脚DCHG相连形成放电控制输出通路;
所述每个电池保护芯片电路(001)根据所述充电控制输出通路以及所述放电控制输出通路来限制通路上的电流大小。
2.根据权利要求1所述的电路,其特征在于,所述充放电控制输出子电路(002)包括第一PMOS管MPU1、第二PMOS管MPU2、第三PMOS管MPU3、第四PMOS管MPU4、第五PMOS管MPU5以及第六PMOS管MPU6,第一NMOS管MNU1、第二NMOS管MNU2以及第三NMOS管MNU3,第一电阻RU1;其中,
第一PMOS管MPU1分别和第二PMOS管MPU2、第三PMOS管MPU3以及第四PMOS管MPU4共源共栅,第一PMOS管MPU1的漏极和栅极与第一NMOS管MNU1的漏极相连,其源极接电源VDD;第二PMOS管MPU2的漏极与第一NMOS管MNU1的栅极以及第二NMOS管MNU2的漏极相连;第三PMOS管MPU3的漏极与第五PMOS管MPU5的漏极相连;第四PMOS管MPU4的漏极与第六PMOS管MPU6的源极相连;第一NMOS管MNU1的源极与第一电阻RU1的一端以及第二NMOS管MNU2的栅极相连;第一电阻RU1的另一端接地;第二NMOS管MNU2的源极接地;第五PMOS管MPU5的栅极接收第一控制信号C_CTRL,其漏极与所述充电控制输出管脚OV相连;第六PMOS管MPU6的栅极接收第二控制信号D_CTRL并与第三NMOS管MNU3的栅极相连,其漏极与所述放电控制输出管脚DCHG以及第三NMOS管MNU3的漏极相连;第三NMOS管MNU3的源极接地。
3.根据权利要求2所述的电路,其特征在于,所述第三PMOS管MPU3与所述第一PMOS管MPU1以及所述第二PMOS管MPU2为电流镜,且MPU3:MPU2:MPU1比例为K:1:1,K为预设的大于1的系数;
所述第四PMOS管MPU4与所述第一PMOS管MPU1以及所述第二PMOS管MPU2为电流镜,且MPU4:MPU2:MPU1比例为K:1:1,K为预设的大于1的系数。
4.根据权利要求3所述的电路,其特征在于,所述第三PMOS管MPU3可设置于第五PMOS管MPU5和所述充电控制输出管脚OV之间;其中,其栅极与所述第二PMOS管MPU2以及所述第一PMOS管MPU1的栅极相连,其源极与第五PMOS管MPU5的漏极相连,其漏极与充电控制输出管脚OV相连;和/或
所述第四PMOS管MPU4可设置于第六PMOS管MPU6和所述放电控制输出管脚DCHG之间;其中,其栅极与所述第二PMOS管MPU2以及所述第一PMOS管MPU1的栅极相连,其源极与第六PMOS管MPU6的漏极相连,其漏极与所述放电控制输出管脚DCHG相连。
5.根据权利要求2所述的电路,其特征在于,可用第二电阻取代第三PMOS管MPU3;其中,第二电阻的一端与所述第一PMOS管MPU1、所述第二PMOS管MPU2的源极相连,其另一端与所述第五PMOS管MPU5的源极相连;和/或
可用第三电阻取代第四PMOS管MPU4;其中,第三电阻的一端与所述第一PMOS管MPU1、所述第二PMOS管MPU2的源极相连,其另一端与所述第六PMOS管MPU6的源极相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡中感微电子股份有限公司,未经无锡中感微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201521030875.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种内嵌式电能质量优化装置
- 下一篇:电机防绝缘击穿损坏除湿控制装置