[发明专利]具有FLL控制回路的FLL振荡器/时钟有效
申请号: | 201580053823.3 | 申请日: | 2015-10-09 |
公开(公告)号: | CN107112998B | 公开(公告)日: | 2020-09-15 |
发明(设计)人: | D·杰伊;A·S·克马斯 | 申请(专利权)人: | 德克萨斯仪器股份有限公司 |
主分类号: | H03L7/00 | 分类号: | H03L7/00;H03L7/18 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 赵志刚;赵蓉民 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 fll 控制 回路 振荡器 时钟 | ||
1.一种适合用作时钟发生器的FLL振荡器即锁频回路振荡器电路,其包括:
锁频回路振荡器即FLL振荡器,其基于振荡器控制信号产生具有频率fosc的振荡器信号FLL_clk;
FLL控制回路,其被配置成基于所述FLL振荡器的所述FLL_clk输出的频率来产生所述振荡器控制信号,其包括:
开关电容器电阻器分压器电路,其被配置成基于所述振荡器信号FLL_clk的所述频率fosc提供频率控制信号;
扩频时钟发生器即SSC发生器,其被配置成产生对应于扩频调制功能的扩频控制信号;
FLL控制电路,其耦合到所述开关电容器电阻器分压器,并且被配置成基于所述频率控制信号和所述扩频控制信号来向所述FLL振荡器提供所述振荡器控制信号,其中所述FLL控制电路包括放大器电路,所述放大器电路在非反相输入处接收来自所述SSC发生器的所述扩频控制信号,以及在反相输入处接收来自所述开关电容器电阻器分压器的所述频率控制信号,以及输出对应于具有扩频调制的所述频率控制信号的FLL控制信号;以及所述FLL控制电路基于所述FLL控制信号提供具有扩频调制的所述振荡器控制信号,使得所述FLL振荡器产生具有扩频调制的所述振荡器信号FLL_clk。
2.根据权利要求1所述的电路,其中所述FLL振荡器包括环形振荡器,其响应于所述振荡器控制信号来调节所述振荡器信号FLL_clk的所述频率fosc。
3.根据权利要求1所述的电路,其中所述开关电容器电阻器分压器包括在R-分压器节点处连接到开关电容器的电阻器,以及所述开关电容器被配置成将FLL_clk的所述频率fosc转换成电阻,使得所述电阻器和所述开关电容器作为电阻器分压器来操作,其中所述电阻器分压器在所述R-分压器节点处输出所述频率控制信号。
4.根据权利要求1所述的电路,其中所述FLL控制电路进一步包括由所述FLL控制信号控制的电流控制晶体管,并且将所述振荡器控制信号输出为受控电流。
5.根据权利要求1所述的电路,其中所述SSC发生器包括:RC弛豫振荡器电路,其包括具有反相输入和非反相输入以及输出的比较器;和跳闸阈值设定电路;
所述RC弛豫振荡器电路包括RC电路,所述RC电路具有向所述反相输入提供负反馈RC转换电压的RC时间常数的特征;
所述跳闸阈值设定电路向所述非反相输入提供正反馈跳闸阈值电压,并且被配置成在上跳闸阈值电压VTH和下跳闸阈值电压VTL之间切换,其中由所述比较器输出控制切换,使得所述负反馈RC转换电压对应于所述跳闸阈值电压VTH和VTL被截断并且基本是三角的;其中所述SSC发生器将基本三角截断的RC转换电压输出为所述扩频控制信号。
6.根据权利要求1所述的电路,其进一步包括低压差稳压器即LDO,其为所述FLL振荡器、FLL控制电路、所述开关电容器电阻器分压器电路以及所述SSC发生器提供VLDO电源电压。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201580053823.3/1.html,转载请声明来源钻瓜专利网。