[发明专利]用于缕程间通信的装置和方法有效
申请号: | 201580077451.8 | 申请日: | 2015-03-27 |
公开(公告)号: | CN107408035B | 公开(公告)日: | 2021-11-09 |
发明(设计)人: | A·笛托弗;D·玛司兰尼克夫;S·施希洛夫;V·布洛夫;P·玛特弗耶夫 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F9/38 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 何焜;钱慰民 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 缕程间 通信 装置 方法 | ||
1.一种处理器,包括:
一个或多个执行单元;
乱序OOO执行引擎;以及
前端,包括用于以下操作的电路:
接收有序指令的第一缕程中的第一指令和有序指令的第二缕程中的第二指令;以及
将所述第一指令和第二指令发送至所述OOO执行引擎;
其中所述OOO执行引擎包括用于以下操作的电路:
确定所述第一指令和所述第二指令对应于映射到物理寄存器的逻辑寄存器;
确定所述第一指令用于写入所述逻辑寄存器并且用于通知要与所述第二缕程共享所述逻辑寄存器;
确定所述第二指令用于指示与所述第一指令的同步;以及
确定在所述第一指令之前处理了所述第二指令,
其中,所述OOO执行引擎进一步用于:响应于确定在所述第一指令之前处理了所述第二指令,停止在所述第二缕程中的所述第二指令之后的会访问所述逻辑寄存器的指令的执行,直到所述第一指令被接收并执行。
2.如权利要求1所述的处理器,其特征在于,所述OOO执行引擎进一步用于:停止所述第二指令的执行,直到接收所述第一指令。
3.如权利要求1所述的处理器,其特征在于,所述OOO执行引擎进一步用于:通过设置预留站中的条目来停止一个或多个指令。
4.如权利要求1所述的处理器,其特征在于,所述OOO执行引擎进一步用于:利用包括预留站标识符的队列跟踪所述第一指令和第二指令是否已经到达了。
5.如权利要求1所述的处理器,其特征在于,所述OOO执行引擎进一步用于:使用包括寄存器重命名信息的队列跟踪所述第一指令和第二指令是否已经到达了。
6.如权利要求1所述的处理器,其特征在于,所述OOO执行引擎进一步包括用于以下操作的电路:
在所述第一指令或第二指令到达之后将用于所述物理寄存器的寄存器重命名信息添加到队列;以及
分配跟踪信息以指示所述第一缕程在所述第二缕程处理所述第二指令之前还是之后处理所述第一指令。
7.如权利要求1所述的处理器,其特征在于,所述前端进一步包括用于以下操作的电路:添加一个或多个指示符以指示在所述第一指令和所述第二指令中对所述逻辑寄存器的使用会被映射到相同的所述物理寄存器。
8.如权利要求1所述的处理器,其特征在于,所述第一指令包括用于标识所述逻辑寄存器的第一标签,并且所述第二指令包括用于标识所述逻辑寄存器的第二标签。
9.如权利要求1所述的处理器,其特征在于,进一步包括一个或多个执行单元,用于执行所述第一和第二指令。
10.一种用于指令处理的方法,包括在处理器内:
接收有序指令的第一缕程中的第一指令;
接收有序指令的第二缕程中的第二指令;
确定所述第一指令和所述第二指令引用映射到物理寄存器的逻辑寄存器;
确定所述第一指令用于写入所述逻辑寄存器并且用于通知要与所述第二缕程共享所述逻辑寄存器;
确定所述第二指令用于指示与所述第一指令的同步;以及
确定在所述第一指令之前处理了所述第二指令,
其中,所述方法进一步包括:响应于确定在所述第一指令之前处理了所述第二指令,停止在所述第二缕程中的所述第二指令之后的会访问所述逻辑寄存器的指令的执行,直到所述第一指令被接收并执行。
11.如权利要求10所述的方法,其特征在于,进一步包括通过设置预留站中的条目来指示在所述第二缕程中的所述第二指令之后的指令要停止。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201580077451.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:执行上下文迁移方法和装置
- 下一篇:用户级分叉与结合处理器、方法、系统和指令