1.固定导通时间模式的同步升压型DC-DC转换器电路,包括同步功率管Q1、主开关管Q2、死区控制驱动器和脉冲宽度调制比较器PWM,其中,同步功率管Q1和地之间并联主开关管Q2,死区控制驱动器的输出端与同步功率管Q1的栅极和主开关管Q2的栅极均连接,其特征在于,所述转换器电路还包括固定TON产生电路(1)、电流采样单元(2),二极管D1和二极管D2,其中:
二极管D1和二极管D2反向串联后并联在所述同步功率管Q1的源极和漏极,且二极管D1的阴极连接二极管D2的阴极;固定TON产生电路(1)包括两个输入端a和b,一个输出端c,电流采样单元(2)包括三个输入端d、e和f,一个输出端g;输入端a连接所述脉冲宽度调制比较器PWM的输出端,输入端b连接时钟控制信号VREF,输出端c连接所述死区控制驱动器的输入端;输入端d、e和f分别连接所述同步功率管Q1的源极、栅极和漏极,输出端g连接所述脉冲宽度调制比较器PWM的同相端,脉冲宽度调制比较器PWM的反相端连接补偿网络;
所述固定TON产生电路(1)包括比较器(101)、反相器(102)、第一与非门(103)、第二与非门(104)、电流源Is101、NMOS管M101和电容C101;其中:
电流源Is101的输入端连接内部电源VDD,电流源Is101的输出端连接电容C101和NMOS管M101的漏极,电容C101另一端和NMOS管M101的源极与地相连,NMOS管M101的栅极与QN相连;
比较器(101)的反向端与电流源Is101的输出端相连,比较器(101)的同向端与所述时钟控制信号VREF相连,比较器(101)的输出端与第一与非门(103)的输入端连接,第一与非门(103)的输入端还连接第二与非门(104)的输出端,第一与非门(103)的输出端与QN相连,第一与非门(103)的输出端还与第二与非门(104)的输入端连接;反相器(102)的输入端与所述脉冲宽度调制比较器PWM的输出端相连,反相器(102)的输出端与第二与非门(104)的输入端相连,第二与非门(104)的输出端与所述死区控制驱动器的输入端相连;
所述电流采样单元(2)包括电流源IS201、电流源IS202、PMOS管M203、PMOS管M204、PMOS管M205、PMOS管M207、NMOS管M201、NMOS管M202、NMOS管M206、电阻R201和电阻R202;其中:
电流源IS201的输入端连接内部电源VDD,电流源IS201的输出端连接NMOS管M201的漏极和栅极,NMOS管M201的源极接地,NMOS管M201、NMOS管M202和NMOS管M206构成一排电流镜;
PMOS管M203的源极连接所述同步功率管Q1的漏极,PMOS管M203的漏极与NMOS管M202的漏极和PMOS管M207的栅极均相连,PMOS管M203的栅极与PMOS管M205的漏极和栅极均相连;PMOS管M204的源极与所述同步功率管Q1的源极相连,PMOS管M204的栅极与所述同步功率管Q1的栅极相连,PMOS管M204的漏极与PMOS管M205的源极和PMOS管M207的源极均相连;PMOS管M205的漏极和NMOS管M206的漏极相连,PMOS管M207的漏极通过电阻R201接地;
电流源IS202的输入端连接内部电源VDD,电流源IS202的输出端连接电阻R202的一端和所述脉冲宽度调制比较器PWM的同相端,电阻R202的另一端与PMOS管M207的漏极相连。
2.如权利要求1所述的固定导通时间模式的同步升压型DC-DC转换器电路,其特征在于,所述电流采样单元(2)还可以采用以下方案:
包括电流源IS301、电流源IS302、PMOS管M302、PMOS管M303、PMOS管M307、PMOS管M308、NMOS管M301、NMOS管M304、NMOS管M305、NMOS管M306、电阻R301、电阻R302、电阻R303和电容C301;其中:
电流源IS301的输入端连接内部电源VDD,电流源IS301的输出端连接NMOS管M301的漏极和栅极,NMOS管M301的源极接地,NMOS管M301和NMOS管M306构成电流镜;
PMOS管M302的源极和PMOS管M303的源极均连接内部电源VDD,PMOS管M302的栅极和漏极均与PMOS管M303的栅极相连,PMOS管M302的漏极与NMOS管M304的漏极相连;PMOS管M303的漏极与NMOS管M305的漏极相连;NMOS管M304的源极和NMOS管M305的源极均与NMOS管M306的漏极相连,NMOS管M304的栅极与所述同步功率管Q1的漏极相连,NMOS管M305的栅极与PMOS管M307的漏极和PMOS管M308的源极均相连;
电阻R301和电容C301串联在内部电源VDD和PMOS管M303的漏极之间;PMOS管M307的源极与所述同步功率管Q1的源极相连,PMOS管M307的栅极与所述同步功率管Q1的栅极相连;PMOS管M308的栅极与PMOS管M303的漏极相连,PMOS管M308的漏极通过电阻R302接地;
电流源IS302的输入端接内部电源VDD,电流源IS302的输出端连接电阻R303的一端和所述脉冲宽度调制比较器PWM的同相端,电阻R303的另一端与PMOS管M308的漏极相连。