[发明专利]时钟转换方法、装置、电路及集成电路有效
申请号: | 201610042122.6 | 申请日: | 2016-01-21 |
公开(公告)号: | CN105743464B | 公开(公告)日: | 2018-09-07 |
发明(设计)人: | 冯坚 | 申请(专利权)人: | 深圳市紫光同创电子有限公司 |
主分类号: | H03K5/01 | 分类号: | H03K5/01 |
代理公司: | 深圳鼎合诚知识产权代理有限公司 44281 | 代理人: | 江婷;李发兵 |
地址: | 518057 广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 转换 方法 装置 电路 集成电路 | ||
本发明提供了一种时钟转换方法、装置、电路及集成电路,该方法包括:接收时钟转换信号;检测与当前输出时钟对应的第一输入时钟的电位属性,并保持输出时钟的电位属性不变;检测与目标输出时钟对应的第二输入时钟的电位属性,当第二输入时钟的电位属性与输出时钟的电位属性相同时,输出第二输入时钟。通过本发明的实施,在接收到时钟转换信号后,并非直接进行输入时钟的切换,而是检测输入时钟的电位属性,以当前输出时钟的当前电位属性持续输出,在检测到目标输出时钟对应的输入时钟出现相同的电位属性时,进行输入时钟的切换,这样,输出时钟在切换过程中,电位属性不会发生变化,可有效消除时钟转换时产生的不必要的毛刺。
技术领域
本发明涉及集成电路领域,尤其涉及一种时钟转换方法、装置、电路及集成电路。
背景技术
随着市场上消费类电子产品的竞争越演越烈,人们对产品本身的要求也越来越高,希望产品能满足人们更多的需求,如广泛应用的可编程逻辑器件便集成了多种接口以满足信号的传输,提供多种运算算法满足了极高的自由度;在系统设计中,不同频率、不同相位的输入时钟之间的切换也是经常需要用到的功能,尤其在高速接口的应用中,时钟的频率越高,带来的功耗代价越大。
多路信号的电平转换需要过渡时间,可能会出现冒险现象,现有时钟切换电路采用门控方式实现,对两个异步输入时钟进行切换时,如果切换瞬间,第一输入时钟的上升沿与第二输入时钟的下降沿同时出现,则输出时钟会产生毛刺信号;同时,门控信号的翻转也会耦合到输出信号上,产生毛刺;时钟上的毛刺会使电路产生错误的状态,影响系统的功能及稳定性。
因此,本领域技术人员亟待提供一种时钟转换方法,以解决现有时钟转换电路在切换时会出现毛刺信号的问题。
发明内容
本发明提供了一种时钟转换方法、装置、电路及集成电路,以解决现有时钟转换电路在切换时会出现毛刺信号的问题。
本发明提供了一种时钟转换方法,其用于包括至少两个输入时钟、时钟转换装置、至少一个输出时钟的集成芯片,时钟转换方法包括:
时钟转换装置接收时钟转换信号;时钟转换信号用于控制将当前输出时钟转换为目标输出时钟,当前输出时钟及目标输出时钟属于至少两个输入时钟;
检测与当前输出时钟对应的第一输入时钟的电位属性,并保持输出时钟的电位属性不变;电位属性包括高电位1和低电位0;
检测与目标输出时钟对应的第二输入时钟的电位属性,当第二输入时钟的电位属性与输出时钟的电位属性相同时,输出第二输入时钟。
进一步的,还包括:时钟转换装置接收时钟选择信号,时钟选择信号用于选择一个输入时钟作为目标输出时钟,根据时钟选择信号从至少两个输入时钟中选择目标输出时钟,并输出。
进一步的,还包括:时钟转换装置接收非使能信号,非使能信号用于控制输出时钟以低电位0输出,根据非使能信号输出低电位0。
进一步的,在时钟转换装置接收时钟转换信号之后,还包括:检测工作模式,工作模式包括正常转换模式及去毛刺转换模式;若处于去毛刺转换模式,则检测当前输出时钟的电位属性,并保持输出时钟的电位属性不变,检测目标输出时钟的电位属性,当目标输出时钟的电位属性与当前输出时钟的电位属性相同时,输出目标输出时钟;若处于正常转换模式,则直接将当前输出时钟转换为目标输出时钟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市紫光同创电子有限公司,未经深圳市紫光同创电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610042122.6/2.html,转载请声明来源钻瓜专利网。