[发明专利]一种芯片的内部走线方法及系统在审
申请号: | 201610070045.5 | 申请日: | 2016-02-01 |
公开(公告)号: | CN105760584A | 公开(公告)日: | 2016-07-13 |
发明(设计)人: | 赵亚民;范晓丽 | 申请(专利权)人: | 浪潮(北京)电子信息产业有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 罗满 |
地址: | 100085 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 芯片 内部 方法 系统 | ||
技术领域
本发明涉及芯片内部走线技术领域,特别是涉及一种芯片的内部走线方法及系统。
背景技术
随着科技的发展,对于高端服务器来讲,内存的扩展是非常重要的,现有技术中,内存需要添加JCBUFFER芯片,该芯片最多可以扩展3倍,也就是说,原本CPU出来的DDR线可以搭载1-3个内存条,经过添加扩展JCBUFFER芯片后,就可以搭载3-9个内存条了。可见,JCBUFFER使得CPU在功能上得到了极大地增强,但这种芯片的内部的走线也是极其复杂的,过孔与过孔之间的间距非常小,为了更好的保证阻抗的连续性以及信号的传输,过孔之间区域的线宽也要变小,这样的走线设计工作量非常的大,对布线工程师来说是非常繁琐的,且人工的去调整线宽无法做到精度上的保证,精度和效率低。
因此,如何提供一种工作量小、精度和效率高的芯片的内部走线方法及系统是本领域技术人员目前需要解决的问题。
发明内容
本发明的目的是提供一种芯片的内部走线方法,更好的保证了阻抗的连续性以及信号的传输,极大地减小了用户的工作量,提高了精度和效率;本发明的另一目的是提供一种芯片的内部走线系统。
为解决上述技术问题,本发明提供了一种芯片的内部走线方法,包括:
接收用户选择的所述芯片上的所有过孔;
获取所有所述过孔的坐标以及任意相邻两个过孔之间的横向间距和纵向间距;
在规则管理器物理规则中将线宽修改为第一预设数值;
分别以每个所述过孔的坐标为中心,在除了表面层以外的走线层分别添加横边为所述横向间距、宽度为第二预设数值,纵边为所述纵向间距、宽度为所述第二预设数值的相互垂直的两个矩形物理区域,其中,两个所述矩形物理区域分别平行于所述芯片的横边和纵边;
在所有的所述矩形物理区域中走线时将线的线宽设置为所述第一预设数值。
优选地,所述接收用户选择的所述芯片上的所有过孔前,该方法还包括:
当接收到用户发送的开始指令自动化工具的命令时,自动选取过孔这个因素。
优选地,所述第一预设数值为3.45mil。
优选地,所述第二预设数值为10mil。
为解决上述技术问题,本发明还提供了一种芯片的内部走线系统,包括:
接收单元,用于接收用户选择的所述芯片上的所有过孔;
参数获取单元,用于获取所有所述过孔的坐标以及任意相邻两个过孔之间的横向间距和纵向间距;
参数修改单元,用于在规则管理器物理规则中将线宽修改为第一预设数值;
区域设置单元,用于分别以每个所述过孔的坐标为中心,在除了表面层以外的走线层分别添加横边为所述横向间距、宽度为第二预设数值,纵边为所述纵向间距、宽度为所述第二预设数值的相互垂直的两个矩形物理区域,其中,两个所述矩形物理区域分别平行于所述芯片的横边和纵边;
线宽设置单元,用于在所有的所述矩形物理区域中走线时将线的线宽设置为所述第一预设数值。
优选地,该系统还包括:
因素确定单元,用于当接收到用户发送的开始指令自动化工具的命令时,自动选取过孔这个因素。
本发明提供了一种芯片的内部走线方法及系统,该方法除了在最初需要用户选择芯片上的过孔外,后续将不再需要用户参与,会自动的依据过孔的坐标以及任意相邻两个过孔之间的横向间距和纵向间距为每个过孔都设置矩形物理区域,使得在走线时,凡是经过矩形物理区域中的线的线宽会自动设置为第一预设数值,很好的约束了芯片内部的走线,更好的保证了阻抗的连续性以及信号的传输,极大地减小了用户的工作量,提高了精度和效率。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明提供的一种芯片的内部走线的过程的流程图;
图2为本发明提供的一种弹出提示用户是否执行自动化工具的命令且选择过孔这个因素时的界面图;
图3为本发明提供的一种芯片的其中一个走线层需要调整线宽的部分走线的界面图;
图4为本发明提供的一种芯片中的过孔添加矩形物理区域后的界面图;
图5为本发明提供的一种芯片中走线经过矩形物理区域调整后的界面图;
图6为本发明提供的一种芯片的内部走线系统的结构示意图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮(北京)电子信息产业有限公司,未经浪潮(北京)电子信息产业有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610070045.5/2.html,转载请声明来源钻瓜专利网。