[发明专利]应用于RS-485接收端的迟滞比较器有效
申请号: | 201610140026.5 | 申请日: | 2016-03-14 |
公开(公告)号: | CN105680835B | 公开(公告)日: | 2018-11-20 |
发明(设计)人: | 谢亮;李彬;张文杰;金湘亮 | 申请(专利权)人: | 湘潭芯力特电子科技有限公司 |
主分类号: | H03K5/22 | 分类号: | H03K5/22 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 411104 湖南省湘*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 应用于 rs 485 接收 迟滞 比较 | ||
本发明公开了一种应用于RS‑485接收端的迟滞比较器,包括分压电路,折叠式共源共栅运放,极性交换开关和迟滞电压控制电路,分压电路用于对迟滞比较器的两个输入信号进行电平线性位移,便于后续电路处理;折叠式共源共栅运放与所述分压电路相连,对电平位移后的两个信号进行比较;极性交换开关处于所述折叠式共源共栅运放中,根据外部极性检测系统的数字输出结果,对比较器极性进行相应交换;迟滞电压控制电路,与所述折叠式共源共栅运放相连,用于调节迟滞电压区间。本发明的迟滞比较器,解决了无极性RS‑485接收端中比较器极性交换后迟滞区间为正区间的问题,极性交换前后都能保证比较器的迟滞区间处于‑200mV~‑50mV之间。
技术领域
本发明涉及电能电网通信领域或模拟电路技术领域,尤其涉及应用于RS-485接收端的一种迟滞比较器。
背景技术
RS-485是由电子工业协会(EIA)和和通讯工业协会(TIA)制定的一种串行接口标准。RS-485接口具有高噪声抑制、相对高的传输速率、传输距离远、宽共模范围等特点,同时RS-485通讯接口芯片具有控制方便、成本低廉等优点。
RS-485通讯接口芯片的管脚定义如附图2所示,其中:RO为接收端输出信号;RE为接收端使能信号;DE为发送端使能信号;DI为发送端输入信号;VDD为电源;A/B为信号引脚,当DE、RE都为高电平“1”时,作为平衡驱动器的输出引脚,当DE、RE都为0时,作为接收端的信号输入引脚;GND为地。
无极性RS-485通讯接口芯片可自动检测A、B信号线的极性,并根据检测结果在芯片内部做出调整,与原有的有极性RS-485芯片在管脚定义上完全兼容,可实现替代,不增加成本。
中国201220086354.9号实用新型专利公开了一种无极性485芯片,其主要包括差分电压检测电路,5ms积分电路,通讯极性辨识开关电路,当485芯片的通讯A,B脚间的电压持续的5ms内,保持Vab>0时,通讯极性辨识开关电路不动作,默认485芯片的通讯A脚接入通讯总线的A线路上,485芯片的通讯B脚接入通讯总线的B线路上;当485芯片的通讯A,B脚间的电压持续的5ms内,保持Vab<0时,通讯极性辨识电路翻转,485芯片的通讯A脚接到通讯总线的B总线上,485芯片的通讯B脚接入通讯总线的A线路上。
上述专利技术虽然提供了一种无极性485芯片,但其存在如下缺点,当接收端比较器迟滞区间为-200mV~-50mV之间时,用此方法后,比较器迟滞区间变为+50mV~+200mV,A/B端在短路、空闲、开路等状态时,正接和反接两种情况下RO输出会发生变化。
发明内容
为了解决上述技术难题,本发明的目的是提供一种应用于RS-485接收端的迟滞比较器,以解决极性交换后比较器迟滞区间变为正区间的问题。
为达到上述目的,本发明的一种应用于RS-485接收端的迟滞比较器,包括分压电路,折叠式共源共栅运放,极性交换开关和迟滞电压控制电路,分压电路用于对迟滞比较器的两个输入信号进行电平线性位移,便于后续电路处理;折叠式共源共栅运放与所述分压电路相连,对电平位移后的两个信号进行比较;极性交换开关处于所述折叠式共源共栅运放中,根据外部极性检测系统的数字输出结果,对比较器极性进行相应交换;迟滞电压控制电路,与所述折叠式共源共栅运放相连,用于调节迟滞电压区间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湘潭芯力特电子科技有限公司,未经湘潭芯力特电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610140026.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:开关机电路
- 下一篇:一种基于雪崩三极管的超宽带脉冲产生电路