[发明专利]接收器遗失信号的去噪声装置与方法有效
申请号: | 201610339627.9 | 申请日: | 2016-05-20 |
公开(公告)号: | CN107231162B | 公开(公告)日: | 2020-06-05 |
发明(设计)人: | 胡元民;侯震宇 | 申请(专利权)人: | 智原科技股份有限公司 |
主分类号: | H04B1/10 | 分类号: | H04B1/10 |
代理公司: | 隆天知识产权代理有限公司 72003 | 代理人: | 郑泰强;李昕巍 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 接收器 遗失 信号 噪声 装置 方法 | ||
本发明公开了一种接收器遗失信号的去噪声装置与方法,该去噪声装置包括:一取样器、一信号缘检测器以及一有限状态机。该取样器接收一还原时钟,并据以取样一接收器遗失信号,产生一取样的接收器遗失信号。该信号缘检测器,接收该接收器遗失信号,且于该接收器遗失信号发生逻辑电平变化时,该信号缘检测器产生一信号缘检测信号。有限状态机接收该信号缘检测信号与该取样的接收器遗失信号,产生一过滤的接收器遗失信号。本发明可接收前端电路输出的接收器遗失信号Rx_los,并去除接收器遗失信号rx_los上的多个噪声(glitch),并输出过滤的接收器遗失信号Rx_los_f至后端处理器。
技术领域
本发明是有关于一种信号的处理装置与方法,且特别是有关于一种接收器遗失信号(receiver loss of signal,简称RXLOS信号)的去噪声装置与方法。
背景技术
在序列器/解序列器(Serializer/Deserializer,简称SerDes)的应用(SerDesapplication)中,发射器(Tx)将平行数据转换为串列数据(convert parallel data toserial data)后,利用差动信号(differential signal)D+、D-来传递串列数据至接收器(Rx)。
在接收器(Rx)的前端电路(front end circuit)中包括一数据时脉回复电路(Data Clock Recovery circuit),其可根据发设端(Tx)的差动信号D+、D-来产生还原数据(recovered data)与还原时脉(recovered clock)。而后端处理器(rear end controller)即可根据还原时脉来取样(sample)还原数据。
另外,在接收器(Rx)的前端电路中更包括一模拟检测电路(analog detectioncircuit),其可根据差动信号D+、D-来产生接收器遗失信号(receiver loss of signal),并传送至后端处理器。
基本上,接收器(Rx)内,前端电路所输出的接收器遗失信号为一数字信号,用以指示现在为有数据状态或是无数据状态,使得后端处理器根据接收器遗失信号来处理还原数据。举例来说,当模拟检测电路根据差动信号D+、 D-上的变化而判断为无数据状态时,模拟检测电路产生的接收器遗失信号为第一逻辑电平(例如高电平)。反之,当模拟检测电路根据差动信号D+、D- 上的变化而判断出有数据状态时,接收器遗失信号为第二逻辑电平(例如低电平)。
基本上,在高速序列器/解序列器(SerDes)的设计中,接收器(Rx)内模拟检测电路无法产生稳定的接收器遗失信号,使得接收器遗失信号中出现许多噪声(glitch)。当后端处理器接收到内含噪声(glitch)的接收器遗失信号时,会造成后端处理器的误动作,造成整个序列器/解序列器(SerDes)不稳定的现象。
发明内容
本发明有关于一种接收器遗失信号的去噪声装置,运用于一接收器,包括:一取样器,接收一还原时脉,并据以取样一接收器遗失信号,产生一取样的接收器遗失信号;一信号缘检测器,接收该接收器遗失信号,其中,于该接收器遗失信号发生逻辑电平变化时,该信号缘检测器动作一信号缘检测信号;以及一有限状态机,接收该信号缘检测信号与该取样的接收器遗失信号,产生一信号缘重置信号以控制该信号缘检测器,并产生一过滤的接收器遗失信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于智原科技股份有限公司,未经智原科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610339627.9/2.html,转载请声明来源钻瓜专利网。