[发明专利]RISC架构保密电路及其方法在审
申请号: | 201610373968.8 | 申请日: | 2016-05-30 |
公开(公告)号: | CN107451493A | 公开(公告)日: | 2017-12-08 |
发明(设计)人: | 李璋辉;许登科 | 申请(专利权)人: | 珠海市一微半导体有限公司 |
主分类号: | G06F21/72 | 分类号: | G06F21/72 |
代理公司: | 广东朗乾律师事务所44291 | 代理人: | 闫有幸,杨焕军 |
地址: | 519000 广东省珠*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | risc 架构 保密 电路 及其 方法 | ||
1.一种RISC架构保密电路,包括CPU、DMA、存储器及非易失性存储器;存储器的空间被划分为保护区域与非保护区域,从地址address_0到地址address_1为保护区域,从地址address_1到地址address_2为非保护区域;address_0、address_1、address_2分别存储在非易失性存储器中;CPU通过数据通道1和指令通道访问存储器,DMA数据通道2访问存储器;其特征在于:还包括数据过滤电路和指令监视电路,数据过滤电路过滤每一路数据通道,指令监视电路监视指令通道地址,并将指令信息输出到数据过滤电路中;数据过滤电路根据指令的区域信息对数据通道的数据进行过滤。
2.一种基于权利要求1所述的RISC架构保密电路的保密方法,其特征在于,包括以下步骤:
(1)撤消SOC的系统复位且CPU的复位没有马上撤消时,从非易失性存储器中读出三个地址address_0、address_1、address_2到指令监视电路和数据过滤电路的寄存器中;
(2)CPU复位撤消,开始启动;
(3)指令监视电路获取到最近一次取指令的地址(i_addr),取指令地址代表着当前CPU在运行哪个空间的指令。数据过滤电路比对每一个数据访问的地址,如果数据访问地址(d_addr)小于address_1,则访问的是保护区域,反之访问的是非保护区;当且仅当(i_addr>address_1)&&(d_addr<address_1)=1时,禁止访问保护区域;数据过滤电路对数据地址进行转换使之为固定值0xffffffff,数据通道返回0xffffffff地址的值,从而读不到真实地址的值;反之,数据过滤电路不对地址进行任何转换。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海市一微半导体有限公司,未经珠海市一微半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610373968.8/1.html,转载请声明来源钻瓜专利网。