[发明专利]一种控制方法、装置、电路及数据卡在审
申请号: | 201610554259.X | 申请日: | 2016-07-13 |
公开(公告)号: | CN107622029A | 公开(公告)日: | 2018-01-23 |
发明(设计)人: | 田军 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 北京派特恩知识产权代理有限公司11270 | 代理人: | 张颖玲,张振伟 |
地址: | 518057 广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 控制 方法 装置 电路 数据 | ||
1.一种控制方法,其特征在于,所述方法包括:
当外部设备的通用串行总线USB物理层进入待机状态时,检测USB总线上的电平信号;
当所述电平信号满足预设条件时,控制所述USB物理层进入工作状态。
2.根据权利要求1所述的方法,其特征在于,所述当所述电平信号满足预设条件时,控制所述USB物理层进入工作状态,包括:
当所述电平信号满足预设条件时,对所述电平信号进行处理得到控制信号;
根据所述控制信号控制所述USB物理层进入工作状态。
3.根据权利要求1所述的方法,其特征在于,所述方法还包括:
当所述电平信号满足所述预设条件时,控制所述外部设备进入工作状态。
4.一种控制装置,其特征在于,所述装置包括:
检测模块,用于当外部设备的通用串行总线USB物理层进入待机状态时,检测USB总线上的电平信号;
控制模块,用于当所述电平信号满足预设条件时,控制所述USB物理层进入工作状态。
5.根据权利要求4所述的装置,其特征在于,所述控制模块,包括:
处理子模块,用于当所述电平信号满足预设条件时,对所述电平信号进行处理得到控制信号;
控制子模块,用于根据所述控制信号控制所述USB物理层进入工作状态。
6.根据权利要求4所述的装置,其特征在于,所述控制模块,还用于:
当所述电平信号满足所述预设条件时,控制所述外部设备进入工作状态。
7.一种控制电路,其特征在于,所述控制电路包括:触发电路和控制器;其中,所述触发电路的输入端连接至通用串行总线USB总线,所述控制器分别连接至所述触发电路的输出端和外部设备的USB物理层;
所述触发电路,用于当所述USB物理层进入待机状态时,检测所述USB总线上的电平信号,当所述电平信号满足预设条件时,触发所述控制器进入工作状态;
所述控制器,用于在所述触发电路触发所述控制器进入工作状态之后,控制所述USB物理层进入工作状态。
8.根据权利要求7所述的电路,其特征在于,所述触发电路包括:处理电路和上拉电路;其中,所述处理电路的输入端连接至所述USB总线,所述处理电路的输出端连接至所述上拉电路,所述上拉电路连接至所述控制器;
所述处理电路,用于检测所述USB总线上的电平信号,当所述电平信号满足预设条件时,对所述电平信号进行处理得到输出信号,并将所述输出信号发送至所述上拉电路;
所述上拉电路,用于根据所述输出信号得到所述触发信号,触发所述控制器进入工作状态。
9.根据权利要求8所述的电路,其特征在于,所述处理电路包括光耦,所述光耦用于:
检测所述USB总线上的电平信号;
当检测到所述电平信号为高电平时,转换得到所述输出信号为低电平,发送所述输出信号至所述上拉电路;
当检测到所述电平信号为低电平时,输出端断路。
10.根据权利要求8所述的电路,其特征在于,所述处理电路包括数字晶体管,所述数字晶体管用于:
检测所述USB总线上的电平信号;
当检测到所述电平信号为高电平时,转换得到所述输出信号为低电平,发送所述输出信号至所述上拉电路;
当检测到所述电平信号为低电平时,输出端断路。
11.根据权利要求8所述的电路,其特征在于,所述上拉电路包括上拉电阻和电源,其中,所述上拉电阻的一端分别连接至所述处理电路的输出端和所述控制器,所述上拉电阻的另一端连接至所述电源;
所述电源,用于为所述上拉电阻供电;
所述上拉电阻,用于当所述处理电路的输出端接地时,所述上拉电阻的一端得到的所述触发信号为低电平;
所述上拉电阻,还用于当所述处理电路的输出端断开时,所述上拉电阻的一端得到所述触发信号。
12.一种数据卡,其特征在于,包括权利要求7至11任一项所述的控制电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610554259.X/1.html,转载请声明来源钻瓜专利网。