[发明专利]基于FPGA的深度卷积神经网络实现方法有效
申请号: | 201610615714.2 | 申请日: | 2016-07-30 |
公开(公告)号: | CN106228240B | 公开(公告)日: | 2020-09-01 |
发明(设计)人: | 王展雄;周光朕;冯瑞 | 申请(专利权)人: | 复旦大学 |
主分类号: | G06N3/063 | 分类号: | G06N3/063;G06K9/62;G10L15/16 |
代理公司: | 上海正旦专利代理有限公司 31200 | 代理人: | 陆飞;陆尤 |
地址: | 200433 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga 深度 卷积 神经网络 实现 方法 | ||
【权利要求书】:
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610615714.2/1.html,转载请声明来源钻瓜专利网。