[发明专利]一种LED驱动电路和驱动装置有效
申请号: | 201610857828.8 | 申请日: | 2016-09-28 |
公开(公告)号: | CN106455203B | 公开(公告)日: | 2018-04-06 |
发明(设计)人: | 陈小雨;邓迅升;陈博;麦炎全 | 申请(专利权)人: | 深圳市晟碟半导体有限公司 |
主分类号: | H05B33/08 | 分类号: | H05B33/08 |
代理公司: | 深圳市君胜知识产权代理事务所(普通合伙)44268 | 代理人: | 王永文,刘文求 |
地址: | 518000 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 led 驱动 电路 装置 | ||
技术领域
本发明涉及LED照明领域,特别涉及一种LED驱动电路和驱动装置。
背景技术
图1所示为常规线性恒流芯片的应用电路(即常规的LED驱动电路)。上述电路存在以下缺陷:当输入电压升高时,输入功率会增加,这样当市电电压波动时,会有压闪。
图2为图1电路图中的两个电压和一个电流的波形图,其中,Vac为整流桥的输出电压、Vref为恒流模块60中电源V提供的参考电压、Iled为LED灯串20的电流;虚线表示输入的交流电偏高的情况,实线表示交流电正常的情况。从图2中可以看出当Vac电压升高时,Vref电压保持不变,流过LED灯串的电流Iled的最大值保持不变;当电压升高时,LED灯串导通的时间变长,系统的输入功率升高。如图3所示为输入功率Pin随整流桥的输出电压变化的曲线,市电电压升高,则整流桥的输出电压Vac升高。从图中可以看出当整流桥的输出电压Vac升高时,输入功率基本随着电压的升高线性增长,故而形成压闪。
因而现有技术还有待改进和提高。
发明内容
鉴于上述现有技术的不足之处,本发明的目的在于提供一种LED驱动电路和驱动装置,在交流电升高时,通过减小LED灯串的电流来维持LED功率不变,实现改善压闪的目的。
为了达到上述目的,本发明采取了以下技术方案:
一种LED驱动电路,与LED灯串连接,包括整流模块、均值模块、压控分压模块和恒流模块;
所述整流模块对输入到整流模块的交流电进行整流,将整流得到的直流电输出给LED灯串;所述均值模块检测LED灯串负极的电压,将LED灯串负极的电压均值输出给压控分压模块;所述压控分压模块根据所述LED灯串负极的电压均值产生一个参考电压,在所述交流电升高时,降低参考电压;所述恒流模块对所述LED灯串进行恒流驱动,并在参考电压降低时减小LED灯串的电流。
所述的LED驱动电路中,所述整流模块的输入端输入交流电,所述整流模块的输出端通过LED灯串连接均值模块的输入端和恒流模块,所述均值模块的输出端通过压控分压模块连接恒流模块的控制端。
所述的LED驱动电路中,所述均值模块包括第一电阻、第二电阻、第一电容和第一MOS管;所述第一电阻的一端为均值模块的输入端,连接LED灯串的负极;所述第一电阻的另一端连接第一电容的一端和第二电阻的一端,所述第一电容的另一端接地,所述第二电阻的另一端连接第一MOS管的漏极和第一MOS管的栅极,所述第一MOS管的栅极为均值模块的输出端、还连接压控分压模块的输入端;所述第一MOS管的源极接地。
所述的LED驱动电路中,所述均值模块包括采样电阻、第一电阻、第二电阻、第一电容、第一MOS管和运算放大器;所述第一电阻的一端为均值模块的输入端,连接LED灯串的负极;所述第一电阻的另一端连接第一电容的一端、第二电阻的一端和运算放大器的同相输入端,所述第一电容的另一端和第二电阻的另一端均接地,所述运算放大器的反相输入端连接采样电阻的一端和第一MOS管的源极,所述采样电阻的另一端接地;所述运算放大器的输出端为均值模块的输出端,连接压控分压模块的输入端和第一MOS管的栅极;所述第一MOS管的漏极连接外部供电端。
所述的LED驱动电路中,所述压控分压模块包括第三电阻、第四电阻、第五电阻、第六电阻、第一运算放大器和第二MOS管;所述第三电阻的一端连接LED灯串的负极,所述第三电阻的另一端连接第四电阻的一端和第一运算放大器的同相输入端,所述第四电阻的另一端接地,所述第一运算放大器的反相输入端连接第一运算放大器的输出端和第五电阻的一端;所述第五电阻的另一端为压控分压模块的输出端,连接恒流模块的控制端、第二MOS管的漏极和第六电阻的一端;所述第六电阻的另一端接地,所述第二MOS管的栅极为压控分压模块的输入端、连接均值模块的输出端,所述第二MOS管的源极接地。
所述的LED驱动电路中,所述恒流模块包括第七电阻、第二运算放大器和第三MOS管;所述第二运算放大器的同相输入端为恒流模块的控制端,连接第五电阻的另一端;所述第二运算放大器的输出端连接第三MOS管的栅极,所述第三MOS管的漏极连接LED灯串的负极,所述第三MOS管的源极连接第二运算放大器的反相输入端和第七电阻的一端,所述第七电阻的另一端接地。
所述的LED驱动电路中,所述压控分压模块还包括第一电压源,所述第一电压源的正极连接第四电阻的另一端,所述第一电压源的负极接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市晟碟半导体有限公司,未经深圳市晟碟半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610857828.8/2.html,转载请声明来源钻瓜专利网。