[发明专利]输出缓冲装置在审
申请号: | 201610903064.1 | 申请日: | 2016-10-17 |
公开(公告)号: | CN107666310A | 公开(公告)日: | 2018-02-06 |
发明(设计)人: | 洪浩伟;叶松铫 | 申请(专利权)人: | 奕力科技股份有限公司 |
主分类号: | H03K19/0185 | 分类号: | H03K19/0185;G09G3/36 |
代理公司: | 北京同立钧成知识产权代理有限公司11205 | 代理人: | 马雯雯,臧建明 |
地址: | 中国台湾新竹县*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 输出 缓冲 装置 | ||
1.一种输出缓冲装置,其特征在于,包括:
第一运算放大器,所述第一运算放大器的正输入端用以接收第一输入信号;
第一输出级电路,依据所述第一运算放大器的输出端的输出电压提供落于第一电压范围内的输出电压;
第二输出级电路,依据所述第一运算放大器的输出端的输出电压提供落于第二电压范围内的输出电压,其中所述第一输出级电路耦接所述第二输出级电路的输出端且耦接至所述第一运算放大器的负输入端;
第一开关电路,耦接于所述第一运算放大器的输出端与所述第一输出级电路之间;以及
第二开关电路,耦接于所述第一运算放大器的输出端与所述第二输出级电路之间,所述第一开关电路与所述第二开关电路分别受控于第一控制信号与第二控制信号,以决定是否将所述第一运算放大器的输出端连接至所述第一输出级电路或将所述第一运算放大器的输出端连接至所述第二输出级电路。
2.根据权利要求1所述的输出缓冲装置,其特征在于,所述第一输出级电路包括:
第一P型晶体管,耦接于第一电源电压与所述第一输出级电路的输出端的输出端之间,所述第一P型晶体管的栅极耦接所述第一开关电路;以及
第一N型晶体管,耦接于所述第一输出级电路的输出端与一第二电源电压之间,所述第一N型晶体管的栅极耦接所述第一开关电路。
3.根据权利要求2所述的输出缓冲装置,其特征在于,所述第一控制信号包括第一切换控制信号与第一反相切换控制信号,所述第一开关电路包括:
第一传输门,耦接于所述第一运算放大器的输出端与所述第一P型晶体管的栅极之间;
第二传输门,耦接于所述第一运算放大器的输出端与所述第一N型晶体管的栅极之间,所述第一传输门与所述第二传输门受控于所述第一切换控制信号与所述第一反相切换控制信号而同时被导通或关闭;
第二P型晶体管,耦接于所述第一电源电压与所述第一P型晶体管的栅极之间,所述第二P型晶体管的栅极接收所述第一切换控制信号;以及
第二N型晶体管,耦接于所述第一N型晶体管的栅极与所述第二电源电压之间,所述第二N型晶体管的栅极接收所述第一反相切换控制信号。
4.根据权利要求2所述的输出缓冲装置,其特征在于,所述第二输出级电路包括:
第二P型晶体管,耦接于第三电源电压与所述第二输出级电路的输出端之间,所述第二P型晶体管的栅极耦接所述第二开关电路;以及
第二N型晶体管,耦接于所述第二输出级电路的输出端与第四电源电压之间,所述第二N型晶体管的栅极耦接所述第二开关电路。
5.根据权利要求4所述的输出缓冲装置,其特征在于,所述第二控制信号包括第二切换控制信号与第二反相切换控制信号,所述第二开关电路包括:
第一传输门,耦接于所述第一运算放大器的输出端与所述第二P型晶体管的栅极之间;
第二传输门,耦接于所述第一运算放大器的输出端与所述第二N型晶体管的栅极之间,所述第一传输门与所述第二传输门受控于所述第二切换控制信号与所述第二反相切换控制信号而同时被导通或关闭;
第三P型晶体管,耦接于所述第三电源电压与所述第二P型晶体管的栅极之间,所述第三P型晶体管的栅极接收所述第二切换控制信号;以及
第三N型晶体管,耦接于所述第二N型晶体管的栅极与所述第四电源电压之间,所述第三N型晶体管的栅极接收所述第二反相切换控制信号。
6.根据权利要求4所述的输出缓冲装置,其特征在于,所述第一电源电压大于所述第二电源电压,所述第三电源电压大于所述第四电源电压。
7.根据权利要求1-6任一项所述的输出缓冲装置,其特征在于,还包括:
第二运算放大器;
切换电路,耦接所述第一运算放大器与所述第二运算放大器的正输入端,接收所述第一输入信号与一第二输入信号,受控于一选择信号切换输出至所述第一运算放大器与所述第二运算放大器的正输入端的信号;
第三输出级电路,依据所述第二运算放大器的输出端的输出电压提供落于所述第一电压范围内的输出电压;
第四输出级电路,依据所述第二运算放大器的输出端的输出电压提供落于所述第二电压范围内的输出电压,其中所述第三输出级电路耦接所述第四输出级电路的输出端相互耦接且耦接至所述第二运算放大器的负输入端;
第三开关电路,耦接于所述第二运算放大器的输出端与所述第三输出级电路之间;以及
第四开关电路,耦接于所述第二运算放大器的输出端与所述第四输出级电路之间,所述第三开关电路与所述第四开关电路分别受控于第三控制信号与第四控制信号,以决定是否将所述第二运算放大器的输出端连接至所述第三输出级电路或将所述第二运算放大器的输出端连接至所述第四输出级电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于奕力科技股份有限公司,未经奕力科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610903064.1/1.html,转载请声明来源钻瓜专利网。