[发明专利]一种记录电路板累计上电时间的方法有效
申请号: | 201611013451.4 | 申请日: | 2016-11-18 |
公开(公告)号: | CN106708674B | 公开(公告)日: | 2019-06-07 |
发明(设计)人: | 卢峥;李坤贺;陈航;陈琴;杨浩澜;马艳 | 申请(专利权)人: | 中国兵器装备集团自动化研究所 |
主分类号: | G06F11/22 | 分类号: | G06F11/22 |
代理公司: | 中国工程物理研究院专利中心 51210 | 代理人: | 翟长明;韩志英 |
地址: | 621000 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 上电 电路板 时间信息 板卡 定时器单元 块存储空间 时序 比较判断 存储介质 存储空间 更新存储 介质接口 模拟存储 时间丢失 重复记录 对设备 记录板 保存 坏块 记录 断电 更新 访问 发现 | ||
1.一种记录电路板累计上电时间的方法,其特征在于所述的方法包括下列步骤:
a.上电时,CPLD读取存储介质上四块存储空间里所存储的板卡累计上电时间;
b.对读出的四个时间值进行比较;
c.若四个时间值不相同,则判断为在更新累计工作时间时系统断电所造成的;
d.对四个时间值进行分析,得出当前板卡累计上电时间;
e.在CPLD中完成计时器模块;
f.根据系统对时间更新频率的要求,将累计工作时间的更新值重复存入四块存储空间,并重复步骤a;
g.判断同一块存储空间的值是否更新,通过分析得出是否有坏块并报警。
2.根据权利要求1所述的记录电路板累计上电时间的方法,其特征在于:步骤a,CPLD读取累计上电时间是通过CPLD模拟存储器接口时序来实现的。
3.根据权利要求1所述的记录电路板累计上电时间的方法,其特征在于:步骤c判断更新时间时系统是否断电是通过在存储介质中开辟四块存储空间,将每次需要更新的累计工作时间值重复存储到四块存储空间中,通过对四块存储空间中的数据进行比较来实现的。
4.根据权利要求1所述的记录电路板累计上电时间的方法,其特征在于:步骤g发现坏块是通过多次读取并分析存储介质内四块存储空间的内容来实现的。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国兵器装备集团自动化研究所,未经中国兵器装备集团自动化研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611013451.4/1.html,转载请声明来源钻瓜专利网。