[发明专利]算法的安全执行有效
申请号: | 201611045427.9 | 申请日: | 2016-11-24 |
公开(公告)号: | CN107451471B | 公开(公告)日: | 2021-05-07 |
发明(设计)人: | M·皮特斯;F·马里内特;J-L·莫达沃;F·罗曼 | 申请(专利权)人: | 意法半导体(鲁塞)公司;质子世界国际公司 |
主分类号: | G06F21/55 | 分类号: | G06F21/55 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;张宁 |
地址: | 法国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 算法 安全 执行 | ||
1.一种执行算法的方法,包括:
由处理单元实现所述算法的第一执行以产生第一结果;
使用存储器管理电路识别待被写入存储器的至少一个第一结果;
将所述至少一个第一结果存储至易失性存储器的第一区域中;
由所述处理单元实现所述算法的第二执行以产生第二结果;
使用所述存储器管理电路识别待被写入所述存储器的至少一个第二结果;以及
由所述存储器管理电路对于所述第二执行中至少一个第二结果应用与对于所述第一执行中至少一个第一结果所应用的不同的处理,其中,所述不同处理包括:
将由所述处理单元所发送的、所述至少一个第二结果的存储器写请求转换为对于所述至少一个第一结果的存储器读取请求。
2.根据权利要求1所述的方法,包括:
由所述存储器管理电路将所述至少一个第一结果与所述至少一个第二结果进行比较。
3.根据权利要求2所述的方法,包括:
基于将所述至少一个第一结果与所述至少一个第二结果进行比较的结果,在所述算法执行期间确立故障注入攻击的指示。
4.一种电子设备,包括:
处理单元,被设置用于执行安全算法;
至少一个易失性存储器,经由存储器总线耦合至所述处理单元;以及
存储器管理电路,耦合至所述存储器总线并且被配置用于:
识别由所述安全算法的第一执行产生并且在所述存储器总线上朝向所述易失性存储器传输的至少一个第一结果;
将所述至少一个第一结果存储至所述至少一个易3失性存储器的第一区域中;
识别由所述安全算法的第二执行产生并且在所述存储器总线上朝向所述易失性存储器传输的至少一个第二结果;以及
对于所述至少一个第二结果应用与对于所述至少一个第一结果所应用的不同的处理,其中,所述存储器管理电路的所述不同的处理包括:
将由所述处理单元发送的所述至少一个第二结果的存储器写请求转换为对于所述至少一个第一结果的存储器读取请求。
5.根据权利要求4所述的电子设备,其中,所述存储器管理电路被配置用于:
将所述至少一个第一结果与所述至少一个第二结果进行比较。
6.根据权利要求5所述的电子设备,包括:
输出端,用于在所述算法的执行期间传递发生故障注入攻击的指示,所述指示由所述存储器管理电路根据将所述至少一个第一结果与所述至少一个第二结果进行比较的结果来引导。
7.根据权利要求4所述的电子设备,包括:
非易失性存储器,被设置用于存储所述算法的代码。
8.根据权利要求4所述的电子设备,其中,所述存储器管理电路被配置用于:
识别所述安全算法的所述第一执行,并且将所述安全算法的所述第一执行与所述安全算法的所述第二执行进行区分。
9.根据权利要求4所述的电子设备,其中,所述存储器管理电路被配置用于:
识别所述安全算法的所述第一执行和所述安全算法的所述第二执行,并且将所述安全算法的所述第一执行和所述安全算法的所述第二执行与由所述处理单元的其他编程的执行进行区分。
10.根据权利要求4所述的电子设备,其中,所述安全算法与加密应用相关联。
11.根据权利要求4所述的电子设备,其中,所述存储器管理电路是基于硬件的电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体(鲁塞)公司;质子世界国际公司,未经意法半导体(鲁塞)公司;质子世界国际公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611045427.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于计算设备的多功能按钮
- 下一篇:包括传感器屏幕的显示装置及其驱动方法