[发明专利]定序算术运算操作的方法和装置有效
申请号: | 201611048547.4 | 申请日: | 2016-10-10 |
公开(公告)号: | CN106775581B | 公开(公告)日: | 2019-06-04 |
发明(设计)人: | V·马娜哈拉拉扎 | 申请(专利权)人: | 阿尔特拉公司 |
主分类号: | G06F7/575 | 分类号: | G06F7/575 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 赵蓉民 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 算术 运算 操作 方法 装置 | ||
1.一种算术运算电路,包括:
输出端;
第一输入端,其耦合到以预定顺序提供多个信号的定序器电路,其中,所述第一输入端从所述定序器电路接收所述多个信号中的第一信号;
第二输入端和第三输入端,其从所述定序器电路接收所述多个信号中的第二信号和从所述定序器电路接收所述多个信号中的第三信号;
乘法器,其具有第一乘法器输入端口和第二乘法器输入端口和乘法器输出端口,其中,所述乘法器输出端口耦合到所述算术运算电路的输出端;以及
配置电路,其配置所述算术运算电路以在第一模式中通过将所述第一信号和所述第二信号从所述定序器电路路由到所述第一乘法器输入端口和所述第二乘法器输入端口实现第一算术运算功能,以及配置所述算术运算电路以在第二模式中通过将所述第二信号和所述第三信号从所述定序器电路路由到所述第一乘法器输入端口和所述第二乘法器输入端口实现第二算术运算功能。
2.如权利要求1所述的算术运算电路,还包括:
加法器,其具有第一加法器输入端口和第二加法器输入端口和加法器输出端口,其中,所述第一加法器输入端口耦合到所述乘法器输出端口,并且所述加法器输出端口耦合到所述输出端并耦合到所述第二加法器输入端口。
3.如权利要求2所述的算术运算电路,还包括:
寄存器,其耦合在所述加法器输出端口和所述第二加法器输入端口之间,其中,所述寄存器和所述加法器共同实现累加功能。
4.如权利要求3所述的算术运算电路,还包括:
第四输入端,其耦合到所述定序器电路,其中,所述第四输入端从所述定序器电路接收控制信号;以及
多路复用器,其耦合在所述寄存器和所述第二加法器输入端口之间,其中,所述多路复用器根据所述控制信号将所述寄存器从所述第二加法器输入端口去耦合。
5.如权利要求1所述的算术运算电路,还包括:
第四输入端和第五输入端,其耦合到所述定序器电路,其中,所述第四输入端和第五输入端从所述定序器电路接收所述多个信号中的第四信号和第五信号;以及
预加法器,其具有第一预加法器输入端口和第二预加法器输入端口,所述第一预加法器输入端口和第二预加法器输入端口分别从所述第四输入端和第五输入端接收第四信号和第五信号,并且其中所述预加法器计算所述第四信号和第五信号的和。
6.如权利要求5所述的算术运算电路,还包括:
第六输入端,其耦合到所述定序器电路,其中所述第六输入端从所述定序器电路接收控制信号;以及
多路复用器,其接收来自所述第四输入端的所述第四信号、来自所述预加法器的所述第四信号和第五信号的和,以及来自所述第六输入端的所述控制信号,以及在第二模式中根据所述控制信号在所述第四信号与所述第四信号和第五信号的和之间进行选择。
7.如权利要求1所述的算术运算电路,其中,所述定序器电路包括:
存储器电路,其以预定顺序输出所述多个信号。
8.如权利要求7所述的算术运算电路,其中,所述定序器电路还包括:
计数器电路,其耦合到所述存储器电路并且以预定数递增以生成所述存储器电路的写入地址;以及
附加计数器电路,其耦合到所述计数器电路并且生成所述预定数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于阿尔特拉公司,未经阿尔特拉公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611048547.4/1.html,转载请声明来源钻瓜专利网。