[发明专利]图像传感器数据处理系统在审
申请号: | 201611075294.X | 申请日: | 2016-11-30 |
公开(公告)号: | CN106598543A | 公开(公告)日: | 2017-04-26 |
发明(设计)人: | 叶红磊;王勇;李赟晟;王凯;蒋亮亮 | 申请(专利权)人: | 上海集成电路研发中心有限公司;成都微光集电科技有限公司 |
主分类号: | G06F5/06 | 分类号: | G06F5/06 |
代理公司: | 上海天辰知识产权代理事务所(特殊普通合伙)31275 | 代理人: | 吴世华,陈慧弘 |
地址: | 201210 上海市*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 图像传感器 数据处理系统 | ||
1.一种图像传感器数据处理系统,用于对图像传感器的数据进行处理并传输到图像处理器中;其特征在于,包括:与LVDS相连接的FPGA、与FPGA相连接的并行接口、与并行接口相连接的图像处理器;其中,
LVDS接口,其具有多个LVDS串行数据传输通道,用于将图像传感器的数据并行传输给FPGA;
FPGA,具有串并转换模块、存储模块和存储控制模块;其中,
串并转换模块,将每路LVDS串行数据传输通道所传输的数据转换为并行传输数据;
采集模块,将每路LVDS数据传输通道由串并转换模块转换得到的并行传输数据进行采集;
采集控制模块,读取采集模块所采集的并行传输数据,并且通过并行接口传输给图像处理器。
2.根据权利要求1所述的图像传感器数据处理系统,其特征在于,所述串并转换模块将每个LVDS串行数据传输通道的每个像素的总传输数据作为一个像素的并行传输数据。
3.根据权利要求1所述的图像传感器数据处理系统,其特征在于,所述采集模块为多个且分别采集与每个LVDS串行数据传输通道对应的并行传输数据。
4.根据权利要求3所述的图像传感器数据处理系统,其特征在于,FPGA还具有一个FIFO模块,FPGA从多个FIFO模块依次读取并行传输数据,每个FIFO模块将并行传输数据通过并行接口传输给图像处理器。
5.根据权利要求4所述的图像传感器数据处理系统,其特征在于,所述FIFO模块为多个且分别对应读取每个LVDS串行数据传输通道的并行传输数据。
6.根据权利要求4所述的图像传感器数据处理系统,其特征在于,并行接口包括帧控制模块、行控制模块和多个并行数据传输通道;帧控制模块用于判断FIFO模块读取一帧的并行传输数据是否正常;行控制模块用于判断FIFO模块是否正常读取每个FIFO并行数据传输通道对应的并行传输数据;当帧控制模块和行控制模块得到的结果均为正常时,FIFO模块将读取的并行传输数据通过多个并行数据传输通道传输给图像处理器。
7.根据权利要求5所述的图像传感器数据处理系统,其特征在于,所述FIFO模块读取采集模块中并行数据传输通道对应的并行传输数据时,行控制模块发出1,帧控制模块发出1,当每个并行数据传输通道对应的并行传输数据读取完时,行控制模块发出0,帧控制模块发出1,当所有的LVDS串行行数据传输通道对应的并行传输数据读取完时,行控制模块发出0和帧控制模块发出0,此时,FIFO模块将读取完的一帧的并行传输数据通过多个并行数据传输通道传输给图像处理器。
8.根据权利要求4所述的图像传感器数据处理系统,其特征在于,LVDS接口还具有LVDS控制模块,LVDS控制模块用于判断多个LVDS串行数据传输通道所传输的数据是否异常,若出现异常,LVDS控制模块发送信号给FIFO模块,FIFO模块不读取该异常的数据。
9.根据权利要求8所述的图像传感器数据处理系统,其特征在于,若多个LVDS串行数据传输通道所传输的数据出现异常,LVDS控制模块还标记出现异常的数据并且发送标记信号给FIFO模块,FIFO模块根据标记信号来识别该异常的数据并且不读取该异常的数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海集成电路研发中心有限公司;成都微光集电科技有限公司,未经上海集成电路研发中心有限公司;成都微光集电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611075294.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用趣味性操作方法增加音字对应的方法
- 下一篇:电机控制算法精度提升方法