[发明专利]信号的同步控制方法和装置有效
申请号: | 201611088611.1 | 申请日: | 2016-11-29 |
公开(公告)号: | CN108123705B | 公开(公告)日: | 2021-01-19 |
发明(设计)人: | 周博;李奇峰;杨云 | 申请(专利权)人: | 比亚迪股份有限公司 |
主分类号: | H03K5/04 | 分类号: | H03K5/04 |
代理公司: | 广州三环专利商标代理有限公司 44202 | 代理人: | 熊永强 |
地址: | 518118 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 信号 同步 控制 方法 装置 | ||
本发明提出一种信号的同步控制方法和装置,该信号的同步控制包括采集数字逻辑信号和数字逻辑信号对应的同步时钟信号,判断数字逻辑信号是否存在共振现象,在判断为存在共振现象时,则按照预设的基准时钟对数字逻辑信号和同步时钟信号的占空比进行调整,以消除所述共振现象。通过改变数字逻辑信号和同步时钟信号的占空比,来消除数字逻辑信号之间存在的共振现象,可以减少在各自同步时钟信号的上升沿触发下,同时跳变到下降沿的数字逻辑信号的数量,降低出现“共振”现象的概率,从而降低对MCU的电磁干扰,提高系统的稳定性。
技术领域
本发明涉及数字信号处理技术领域,尤其涉及一种信号的同步控制方法和装置。
背景技术
各数字逻辑信号的同步设计是当前微控制单元(Micro Controller Unit,简称MCU)的数字逻辑控制的设计中最为重要的内容。一般情况下,各个数字逻辑信号可以通过一个时钟域实现同步控制。具体地,为时钟域设置一个唯一固定的频率,所有的数字逻辑信号基于该时钟域上升沿或下降沿进行跳变。例如,在上升沿置位,或者在下降沿释放。
在具有复杂数字逻辑控制的MCU中,往往需要数量较多的数字逻辑信号。当同步时钟频率极高的情况下,往往出现同一时刻大量数字逻辑信号在对应时钟控制信号的上升沿,同时跳变到下降沿的概率也随之大幅增高,而上述数字逻辑信号同时跳变到下降沿的现象,可能会引起“共振”现象。而实际应用中上述“共振”现象出现的时刻,MCU的内部电流的功耗会迅速增大,当电流以高频瞬间变化时,可能对整个MCU造成较大的电磁干扰,从而导致系统不稳定。
发明内容
本发明旨在至少在一定程度上解决相关技术中的技术问题之一。
为此,本发明的一个目的在于提出一种信号的同步控制方法,该方法可以减少数字逻辑信号的同时出现跳变到下降沿的数量,降低出现“共振”现象的概率,从而降低对MCU的电磁干扰,提高系统的稳定性。
本发明的另一个目的在于提出一种信号的同步控制装置。
为达到上述目的,本发明第一方面实施例提出的信号的同步控制方法,包括:
采集数字逻辑信号和所述数字逻辑信号对应的同步时钟信号;
判断所述数字逻辑信号之间是否存在共振现象;
如果判断为存在所述共振现象,则按照预设的基准时钟对所述数字逻辑信号和所述同步时钟信号的占空比进行调整,以消除所述共振现象。
本发明第一方面实施例提出的信号的同步控制方法,通过改变数字逻辑信号和同步时钟信号的占空比,来消除数字逻辑信号之间存在的共振现象,可以减少在各自同步时钟信号的上升沿触发下,同时跳变到下降沿的数字逻辑信号的数量,降低出现“共振”现象的概率,从而降低对MCU的电磁干扰,提高系统的稳定性。
为达到上述目的,本发明第二方面实施例提出的信号的同步控制装置,包括:
采集模块,用于采集数字逻辑信号和所述数字逻辑信号对应的同步时钟信号;
判断模块,用于判断所述数字逻辑信号之间是否存在共振现象;
调整模块,用于如果判断为存在所述共振现象,则按照预设的基准时钟对所述数字逻辑信号和所述同步时钟信号的占空比进行调整,以消除所述共振现象。
本发明第二方面实施例提出的信号的同步控制装置,通过改变数字逻辑信号和同步时钟信号的占空比,来消除数字逻辑信号之间存在的共振现象,可以减少在各自同步时钟信号的上升沿触发下,同时跳变到下降沿的数字逻辑信号的数量,降低出现“共振”现象的概率,从而降低对MCU的电磁干扰,提高系统的稳定性。
本发明附加的方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本发明的实践了解到。
附图说明
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于比亚迪股份有限公司,未经比亚迪股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611088611.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种快上升沿宽脉冲强电场环境的模拟装置
- 下一篇:电子声控延迟开关