[发明专利]基于USB接口的1553B总线通讯模块在审
申请号: | 201611133517.3 | 申请日: | 2016-12-10 |
公开(公告)号: | CN106776429A | 公开(公告)日: | 2017-05-31 |
发明(设计)人: | 郑波祥;翟永宁;林光福;相晖;杨卫超;宋春雷;滕有责;张吉;孙杰;李大习 | 申请(专利权)人: | 中国船舶重工集团公司第七一六研究所 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 南京理工大学专利中心32203 | 代理人: | 马鲁晋 |
地址: | 222000 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 usb 接口 1553 总线 通讯 模块 | ||
技术领域
本发明属于计算机总线接口技术领域,具体地说该是基于USB接口的1553B总线通讯模块。
背景技术
1553B总线最初由美国用于飞机航空电子系统,目前已广泛应用于美国和欧洲抗恶劣环境应用领域,在我国抗恶劣环境应用领域,也得到广泛应用。1553B总线能挂31个远程终端,1553B总线采用指令/响应型通信协议,它有三种终端类型:总线控制器(BC)、远程终端(RT)和总线监视器(BM);信息格式有BC到RT、RT到BC、RT到RT、广播方式和系统控制方式;传输媒介为屏蔽双绞线,1553B总线耦合方式有直接耦合和变压器耦合;1553B总线为多冗余度总线型拓扑结构,具有双向传输特性,其传输速度为1Mbps传输方式为半双工方式,采用曼彻斯特码进行编码传输。
目前1553B通讯模块主要基于包括了PCI、PXI/CPCI、VXI、PC/104、PC/104+、PCMCIA等计算机系统总线开发的,很少基于USB总线开发的,同时模块配置的1553B的总线通讯存储容量往往是4K字。
发明内容
本发明的目的在于可以利用USB热插拔方式构建1553B通讯节点或1553B通讯测试设备,提升1553B总线通讯系统安装、测试及维护效率,实现64K字的1553B通讯用数据空间,满足子节点多且通讯数据量大的1553B通讯节点应用需求,实现可以在线禁止作为1553B通讯节点的总线通讯,方便重新组建总线系统,实现1553B总线的直接耦合或变压器耦合的选择功能。
为了实现本发明的目的,提供了基于USB接口的1553B总线通讯模块,包括USB/PCI控制器的USB接口电路、USB/PCI控制器和PCI/1553B控制器的连接电路、PCI时钟分配电路和接入1553B总线的直接耦合或变压器耦合的选择电路;其中USB/PCI控制器和PCI/1553B控制器的连接电路分别与USB/PCI控制器的USB接口电路、接入1553B总线的直接耦合或变压器耦合的选择电路、PCI时钟分配电路相连;接入1553B总线的直接耦合或变压器耦合的选择电路包括耦合选择跨接头或相互连接的隔离变压器和耦合选择跨接头;
外部主机的USB总线信号通过USB接口电路接入USB/PCI控制器;USB/PCI控制器和PCI/1553B控制器的连接电路实现了通过PCI总线信号完成USB总线对PCI/1553B控制器的访问控制;PCI时钟分配电路提供了USB/PCI控制器和PCI/1553B控制器的PCI总线的同步时钟信号;直接耦合或变压器耦合接入1553B总线的选择电路实现了1553B信号的电压转换隔离及接入总线的耦合方式选择。
进一步地优选方案,本发明基于USB接口的1553B总线通讯模块,所述USB/PCI控制器的USB接口电路包括第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第一电容C1、第一集成电路U1、第二集成电路U2,所述第一集成电路U1型号USB-AM-11,第二集成电路U2型号为NET2282,第二集成电路U2的第三十五引脚通过第二电阻R2接地,同时和第一电阻R1的一端相连,第一电阻R1的另一端和第一集成电路U1的第一引脚相连,第二集成电路U2的第二十引脚和第四电阻R4的一端相连,第四电阻R4的另一端和第一集成电路U1的第二引脚相连,第二集成电路U2的第十九引脚和第五电阻R5的一端相连,第五电阻R5的另一端和第一集成电路U1的第三引脚相连,第一集成电路U1的第四引脚接地,第一集成电路U1的第四五引脚通过第三电阻R3和第一电容C1接地。
进一步地优选方案,本发明基于USB接口的1553B总线通讯模块,所述USB/PCI控制器和PCI/1553B控制器的连接电路包括第六电阻R6、第二集成电路U2、第三集成电路U3,所述第二集成电路U2型号为NET2282,第三集成电路U3型号为BU-62864,第二集成电路U2的PCI总线和第三集成电路U3的PCI总线相连,第二集成电路U2的第九引脚和第三集成电路U3的第十四引脚相连,第二集成电路U2的第八引脚和第三集成电路U3的第十五引脚相连,第三集成电路U3的第三十三引脚和第六电阻R6的一端相连,第六电阻R6的另一端和PCI总线的AD16信号相连。
进一步地优选方案,本发明基于USB接口的1553B总线通讯模块,所述PCI时钟分配电路包括第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10、第十一电阻R11、第十二电阻R12、第二电容C2、第三电容C3、第四电容C4、第五电容C5、第六电容C6、第四集成电路U4、第五集成电路U5;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国船舶重工集团公司第七一六研究所,未经中国船舶重工集团公司第七一六研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611133517.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:终端设备、读写设备、数据传输系统和硬件初始化方法
- 下一篇:服务器系统