[发明专利]基于PCIE链路的DSP与FPGA芯片高速数据传输装置及方法在审
申请号: | 201611136492.2 | 申请日: | 2016-12-12 |
公开(公告)号: | CN106603200A | 公开(公告)日: | 2017-04-26 |
发明(设计)人: | 徐荣华 | 申请(专利权)人: | 广州慧睿思通信息科技有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 广州市华学知识产权代理有限公司44245 | 代理人: | 李斌 |
地址: | 511442 广东省广州市番禺*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 pcie dsp fpga 芯片 高速 数据传输 装置 方法 | ||
1.一种基于PCIE链路的DSP与FPGA芯片高速数据传输装置,其特征在于,包括顺序连接的天线、FPGA模块以及DSP模块,其中
所述天线用于接收射频信号;
所述FPGA模块用于将射频信号转化为数字基带信号数据;
所述DSP模块用于处理基带信号数据,接收PC客户端发送来的制式变换指令,以及配置FPGA模块参数使得FPGA模块接收不同频段的信号数据。
2.根据权利要求1所述的基于PCIE链路的DSP与FPGA芯片高速数据传输装置,其特征在于,所述FPGA模块包括第一PCIE接口模块、FPGA芯片、中频单元和射频单元,所述第一PCIE接口模块用于与具有PCIE接口的DSP模块数据连接,所述FPGA芯片用于对数字基带信号数据排序,所述射频单元用于将射频信号数据转化为中频信号数据,所述中频单元用于将中频信号数据转化为数字基带信号数据。
3.根据权利要求1所述的基于PCIE链路的DSP与FPGA芯片高速数据传输装置,其特征在于,所述DSP模块包括网线接口模块、DSP芯片、DDR空间单元及第二PCIE接口模块,所述网线接口模块用于使用网线与PC客户端连接,所述DSP芯片用于处理DDR空间单元存储的数据,所述DDR空间单元用于存储数据,所述第二PCIE接口模块用于与具有PCIE接口的FPGA模块进行数据连接。
4.一种基于PCIE链路的DSP与FPGA芯片高速数据传输方法,其特征在于,所述高速数据传输方法包括高速数据的输出方法和高速数据的输入方法,其中
所述高速数据的输出方法,包括如下步骤:
S11、PC客户端通过网线向DSP模块发送制式变换指令;
S12、DSP模块收到指令后,通过第二PCIE接口将变换的控制信息发送给FPGA模块;
S13、FPGA模块接收控制信息后,将控制信息分配到中频单元和射频单元;
S14、中频和射频单元对控制信息进行参数的调整,并根据控制要求开始接收不同频段的数据;
所述高速数据的输入方法,包括如下步骤:
S21、天线接收射频信号数据,并发送至射频单元;
S22、射频单元将接收的射频信号数据转化为中频信号数据,并发送至中频单元;
S23、中频单元将中频信号数据转化为数字基带信号数据发送到FPGA芯片;
S24、FPGA芯片根据与DSP芯片的通讯协议,将数字基带信号数据进行预处理,然后通过第一PCIE接口发送至DSP模块的DDR空间单元;
S25、DSP芯片读取DDR空间单元的数据并进行解析,解析出的结果信息通过网线接口模块发送至PC客户端。
5.根据权利要求4所述的基于PCIE链路的DSP与FPGA芯片高速数据传输方法,其特征在于,所述步骤S24中将数字基带信号数据进行预处理,其具体为:将不同频段数据排序。
6.根据权利要求4所述的基于PCIE链路的DSP与FPGA芯片高速数据传输方法,其特征在于,所述步骤S25中DSP芯片读取DDR空间单元的数据并进行解析,其具体为:对基带数据按照无线制式标准进行解析。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广州慧睿思通信息科技有限公司,未经广州慧睿思通信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611136492.2/1.html,转载请声明来源钻瓜专利网。