[发明专利]一种带CPU卡座的电能表有效
申请号: | 201611149531.2 | 申请日: | 2016-12-13 |
公开(公告)号: | CN106952410B | 公开(公告)日: | 2023-03-28 |
发明(设计)人: | 胡萌;傅亮;孙林忠;余武军 | 申请(专利权)人: | 浙江恒业电子有限公司 |
主分类号: | G07F15/00 | 分类号: | G07F15/00 |
代理公司: | 浙江千克知识产权代理有限公司 33246 | 代理人: | 吴辉辉;张婵婵 |
地址: | 314200 浙江省嘉兴市*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 cpu 卡座 电能表 | ||
1.一种带CPU卡座电能表,包括壳体,其特征在于,所述壳体内设有数据处理器、cpu卡卡座模块和安全模块、时钟芯片电路,所述数据处理器与cpu卡卡座模块、安全模块、时钟芯片电路连接,所述数据处理器采用FM331x主数据处理器,所述cpu卡卡座模块包括cpu卡卡座电路,CPU卡卡座电路包括CARD1接线端口,工作电压VDD与电阻R101一端、CARD1接线端口第1脚依次连接;所述CARD1接线端口的第2、3、4、5脚分别接电阻R102一端、电阻R103一端、电阻R104一端、电阻R105一端,电阻R102另一端、电阻R103另一端、电阻R104另一端、电阻R105另一端分别与数据处理器的43脚、70脚、41脚、69脚连接,电阻R105另一端与电容C64连接后接地;CARD1接线端口的第6脚接地;插卡口CARD第1脚接热敏电阻RT5一端,热敏电阻RT5另一端分别与CARD1接线端口、瞬变二极管TVS1连接,瞬变二极管TVS1接地;插卡口CARD第2脚与热敏电阻RT4一端连接,热敏电阻RT4另一端与稳压二极管ZD4的负极、CARD1接线端口3脚连接,稳压二极管ZD4正极接地;插卡口CARD第3脚与热敏电阻RT3一端连接,热敏电阻RT3另一端与稳压二极管ZD3的负极、CARD1接线端口4脚连接,稳压二极管ZD3正极接地;插卡口CARD第6脚与热敏电阻RT6一端连接,热敏电阻RT6另一端与稳压二极管ZD1的负极、CARD1接线端口2脚连接,稳压二极管ZD1正极接地;插卡口CARD第9脚与热敏电阻RT2一端连接,热敏电阻RT2另一端与稳压二极管ZD2的负极、CARD1接线端口的5脚连接,稳压二极管ZD2正极接地;所述安全模块包括安全模块ESAM芯片U3,ESAM芯片U3的第1脚接地,ESAM芯片U3的第3脚接MCU芯片的42脚,ESAM芯片U3的第6脚与电阻R40一端、电容C29一端连接,电阻R40另一端连接MCU芯片第41脚,电容C29另一端接地,ESAM芯片U3的第7脚接MCU芯片第47脚,ESAM芯片U3的第8脚与电容C15一端、电容C30一端、电阻R25一端分别连接,电阻R25另一端接MCU芯片第1脚,电容C15另一端、电容C30另一端接地。
2.根据权利要求1所述的一种带CPU卡座电能表,其特征在于,cpu卡卡座模块的工作电压VDD由电源模块提供,所述电源模块包括变压器、整流电路和稳压芯片IC3,变压器的输出端与整流电路连接,整流电路输出供电电源VDCC,供电电源VDCC经稳压芯片IC3稳压后输出CPU卡座的工作电压VDD。
3.根据权利要求2所述的一种带CPU卡座电能表,其特征在于,所述整流电路包括整流桥堆BD1和电解电容EC1,第三线圈的6脚、7脚分别与整流桥堆BD1的输入端3脚、4脚连接,整流桥堆BD1的输出端正极与电解电容EC1的正极连接,整流桥堆BD1的输出端负极与电解电容EC1的负极连接,整流桥堆BD1的输出端正极与电解电容EC1的正极之间的节点输出供电电源VDCC。
4.根据权利要求2所述的一种带CPU卡座电能表,其特征在于,所述电源模块还包括电源保护电路,所述电源保护电路包括压敏电阻RR1、热敏电阻RT1,火线L线与零线N线之间串接一压敏电阻RR1,压敏电阻RR1的两端分别接变压器的初级线圈的5脚、1脚,压敏电阻RR1与初级线圈的1脚之间还接有热敏电阻RT1。
5.根据权利要求4所述的一种带CPU卡座电能表,其特征在于,电源保护电路还包括设置在变压器的初级线圈的5脚、1脚之间还设有一与压敏电阻RR1并联的压敏电阻Ra,热敏电阻RT1选用MZ1106E151~215RM/10D3 91三脚。
6.根据权利要求1所述的一种带CPU卡座电能表,其特征在于,所述时钟芯片电路包括是时钟芯片U7,所述时钟芯片U7的2脚、13脚、6脚分别接数据处理器的19脚、20脚、66脚,所述时钟芯片U7的6脚与电容C7连接后接地,时钟芯片U7的第10脚与电阻R13连接。
7.根据权利要求6所述的一种带CPU卡座电能表,其特征在于,所述电能表还设有备用时钟芯片U2,所述时钟芯片U2的1脚、8脚、3脚分别接数据处理器的19脚、20脚、66脚。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江恒业电子有限公司,未经浙江恒业电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611149531.2/1.html,转载请声明来源钻瓜专利网。