[发明专利]一种隔离防雷模块在审
申请号: | 201611162181.3 | 申请日: | 2016-12-15 |
公开(公告)号: | CN107528303A | 公开(公告)日: | 2017-12-29 |
发明(设计)人: | 邵维明;李晨曦;杨悦新 | 申请(专利权)人: | 深圳市安特博防雷技术有限公司 |
主分类号: | H02H9/00 | 分类号: | H02H9/00 |
代理公司: | 深圳市六加知识产权代理有限公司44372 | 代理人: | 宋建平 |
地址: | 518000 广东省深圳市南山区南头*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 隔离 防雷 模块 | ||
1.一种信号隔离防雷模块,其特征在于,包括:
模数转换电路,所述模数转换电路用于将输入的模拟信号转换为输出的数字信号;
隔离电路,所述隔离电路与所述模数转换电路连接或所述隔离电路与所述数模转换电路连接,并接收所述模数转换电路输出的数字信号或将接收的数字信号输出给所述数模转换器;
数模转换电路,所述数模转换电路与所述隔离电路连接,所述数模转换电路接收所述出的数字信号,并将所述数字信号转换为模拟信号后输出所述模拟信号;
恒流恒压转换电路,所述恒流恒压转换电路与所述数模转换电路连接,接收所述数模转换电路传输的模拟信号,并输出与所述模数转换器输入信号一致的电流或电压值。
2.根据权利要求1所述的信号隔离防雷模块,其特征在于,所述隔离电路包括:第一隔离器以及微控制单元;
所述第一隔离器输入端与所述模数转换电路连接,所述第一隔离器输出端与所述微控制单元输入端连接;所述第一隔离器位于所述模数转换电路与所述微控制单元的输入端之间。
3.根据权利要求2所述的信号隔离防雷模块,其特征在于,
所述第一隔离器包括不少于一个隔离器,每一隔离器以首尾相接的方式串联在一起,前一个隔离器的输出端连接在后一个隔离器的输入端。
4.根据权利要求3所述的信号隔离防雷模块,其特征在于,所述隔离电路还包括:与第一隔离器串联数量相同,信号传输方向相反的隔离器。
5.根据权利要求2或3所述的信号隔离防雷模块,其特征在于,所述隔离电路还包括:第二隔离器;所述第二隔离器位于所述数模转换电路与所述微控制单元的输出端之间。
6.根据权利要求5所述的信号隔离防雷模块,其特征在于,所述第二隔离器包括不少于一个隔离器,每一隔离器以首尾相接的方式串联在一起,前一个隔离器的输出端连接在后一个隔离器的输入端。
7.根据权利要求6所述的隔离防雷模块,其特征在于,所述隔离电路还包括:与所述第二隔离器串联数量相同,传输信号方向相同的隔离器。
8.根据权利要求1-4任一项所述的装置,其特征在于,所述装置还包括:至少三个独立电源电路,所述各个电源电路分别与模数转换电路、隔离电路、模数转换电路以及恒流恒压转换电路连接。
9.根据权利要求8所述的装置,其特征在于,当所述第一隔离电路中、所述第二隔离电路中包含多于一个隔离器串联,每个隔离器分别由独立的电源电路供电。
10.根据权利要求8或9所述的信号隔离防雷模块,其特征在于,所述电源电路为二极管整流电路,在整流电路中的二极管的两端并联压敏电阻或放电管。
11.根据权利要求1所述的隔离防雷模块,其特征在于,所述隔离器包括光电耦合器或CMOS数字隔离器。
12.根据权利要求11所述的隔离防雷模块,其特征在于,当所述隔离器为CMOS数字隔离器时,
所述模数转换电路包括:第一数据输入端、第一数据输出端、第一接地端、第一电源端、第一片选信号端及第一时钟信号端,
COMS芯片包括:第二数据输入端、第二数据输出端、第二接地端及第二电源端,
微处理单元包括:第三数据输入端、第三数据输出端、第二片选信号端、第二时钟信号端、第三接地端及第三电源端,
数模转换电路包括:第四数据输入端、第四数据输出端、第四接地端、第四电源端,
恒流恒压电路包括:第五数据输入端、第五数据输出端、第五电源端及第五接地端,
所述第一数据输入端接收外部电信号;所述第二数据输入端与所述第一数据输出端连接;所述第三数据输入端与所述第二数据输出端连接;所述第二片选信号端及第三时钟信号端分别与第一片选信号端及第一时钟信号端连接;第四数据输入端与第三数据输出端连接;第五数据输入端与第四数据输出端连接,第五数据输出端输出与所述模数转换器输入信号一致。
13.根据权利要求12所述的信号隔离防雷模块,其特征在于,所述CMOS数字隔离器包括两个串联的CMOS数字隔离器,所述两个CMOS数字隔离器串联连接在模数转换电路的第一输出端与微处理单元的第三输入端之间,后一COMS芯片上的第二数据输入端与前一CMOS数字隔离器上的第二数据输出端连接;前一CMOS数字隔离器上的第二数据输入端与第一数据输出端连接;第三数据输入端与后一CMOS数字隔离器上的第二数据输出端连接;两个CMOS数字隔离器串联连接在模数转换电路的第一片选信号端、第一时钟信号段与微处理单元的第三片选信号端、第三时钟信号端之间;后一COMS芯片上的第二数据输出端与前一CMOS数字隔离器上的第二数据输入端连接;第二片选信号端及第二时钟信号端分别通过后一CMOS数字隔离器上的第二数据输入端连接后通过前一CMOS数字隔离器上的第二输出端与第一片选信号端及第一时钟信号端连接;两个CMOS数字隔离器串联连接在数模转换电路的第四输入端与微处理单元的第三输出端之间,前一CMOS数字隔离器上的第二数据输出端与第三数据输出端连接;第四数据输入端与后一CMOS数字隔离器上的第二数据输出端连接;第五数据输入端与第四数据输出端连接,第五数据输出端输出与所述模数转换器输入信号一致。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市安特博防雷技术有限公司,未经深圳市安特博防雷技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611162181.3/1.html,转载请声明来源钻瓜专利网。