[发明专利]一种I2C总线的辅助电路有效
申请号: | 201611220952.X | 申请日: | 2016-12-26 |
公开(公告)号: | CN106844274B | 公开(公告)日: | 2019-08-30 |
发明(设计)人: | 郭祥浩;陈峰 | 申请(专利权)人: | 龙迅半导体(合肥)股份有限公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F13/40 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 王宝筠 |
地址: | 230601 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 i2c 总线 辅助 电路 | ||
技术领域
本发明涉及I2C(Inter-Integrated Circuit)总线领域,更具体地说,涉及一种I2C总线的辅助电路。
背景技术
I2C总线是由PHILIPS公司开发的两线式串行总线,通过串行数据(SDA)线和串行时钟(SCL)线在器件间传递信息。I2C总线设计的初衷是应用于微控制器与其外围设备通信的,由于其简单方便,越来越多的被应用到远距离传输。但是随着传输距离的增加,线上的寄生电容,寄生电感,和电阻也会随之增加,当距离达到一定长度之后,I2C总线的通信会失败,进而限制了I2C总线的应用。I2C总线长距离传输失败的原因是I2C总线上的数据跳变沿变得很缓慢,接收端通过采样接收到的数据时序和原始的数据时序不同了。
发明内容
有鉴于此,本发明提出一种I2C总线的辅助电路,欲摆脱I2C总线传输的距离限制。
为了实现上述目的,现提出的方案如下:
一种I2C总线的辅助电路,包括:PMOS管、NMOS管、第一电阻、第二电阻、第三电阻、电容、直流电源;
所述PMOS管的栅极作为输入端,所述PMOS管的源极与所述直流电源相连,所述PMOS管的漏极与所述电容的一端相连;
所述电容的另一端与所述NMOS管的栅极相连;
所述NMOS管的源极接地,所述NMOS管的漏极与所述第三电阻的一端相连,且所述NMOS管的漏极作为输出端;
所述第三电阻的另一端与所述直流电源相连;
所述第一电阻的一端接地,所述第一电阻的另一端与所述NMOS管的栅极相连;
所述第二电阻的一端连接所述PMOS管的栅极,所述第二电阻的另一端连接所述PMOS管的源极。
优选的,所述电路还包括:串联于所述PMOS管的栅极与所述I2C总线之间的第四电阻。
优选的,所述电路还包括:串联于所述PMOS管的栅极与所述I2C总线之间的比较器;
所述比较器的同相输入端与所述I2C总线相连,所述比较器的反向输入端与电压基准源相连,所述比较器的电源端与所述直流电源相连,所述比较器的接地端接地。
与现有技术相比,本发明的技术方案具有以下优点:
上述技术方案提供的I2C总线的辅助电路,当I2C总线的串行数据线或串行时钟线传输的信号由高电平向低电平跳变时,PMOS管的栅极的电平向下跳变,当其电平低于一定值时,PMOS管导通,NMOS管的栅极也瞬间变为高电平,NMOS管导通,进而I2C总线相应点的电平被强制拉低。然后随着电容的放电,NMOS管的栅极电平降低到一定值时NMOS管截止,I2C总线相应点电平不再被强制拉低。本发明提供的上述技术方案通过电路设计加速相应线路传输的信号向低电平跳变的速度,从而保证接收到的数据时序与发送的数据时序是相同的。进而延长了I2C总线的数据传输距离。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种I2C总线的辅助电路的结构图;
图2为本发明实施例提供的另一种I2C总线的辅助电路的结构图;
图3为本发明实施例提供的另一种I2C总线的辅助电路的结构图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例一
参见图1所示,为本发明实施例提供一种I2C总线的辅助电路,在I2C总线的串行数据线和串行时钟线上均设置本发明实施例提供的辅助电路,且连接在I2C总线的slave端附近,该电路包括:PMOS管Q1、NMOS管Q2、第一电阻R1、第二电阻R2、第三电阻R3、电容C2、直流电源VCC;
所述PMOS管Q1的栅极作为输入端,所述PMOS管Q1的源极与所述直流电源VCC相连,所述PMOS管Q1的漏极与所述电容C2的一端相连;
所述电容C2的另一端与所述NMOS管Q2的栅极相连;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于龙迅半导体(合肥)股份有限公司,未经龙迅半导体(合肥)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611220952.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:口腔健康检查器、手持部件及内窥镜
- 下一篇:蜡烛(339)