[发明专利]GOA电路有效
申请号: | 201611229691.8 | 申请日: | 2016-12-27 |
公开(公告)号: | CN107068074B | 公开(公告)日: | 2019-04-30 |
发明(设计)人: | 李亚锋 | 申请(专利权)人: | 武汉华星光电技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 深圳市德力知识产权代理事务所 44265 | 代理人: | 林才桂;刘巍 |
地址: | 430070 湖北省武汉市*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 薄膜晶体管 电容 栅极端 后一级 前一级 并联 导通 级联 输出 | ||
1.一种GOA电路,其特征在于,包括级联的多个GOA电路单元,其中,设n为大于0的自然数,第n级GOA电路单元包括:
第一薄膜晶体管(T1),其源极和漏极分别连接恒压高电位VGH和第一节点(H),当第n级非为首端一级时,其栅极连接第n-1级GOA电路单元的信号输出点(Gn-1),否则其栅极输入第一启动信号;
第三薄膜晶体管(T3),其源极和漏极分别连接恒压高电位VGH和第一节点(H),当第n级非为末端一级时,其栅极连接第n+1级GOA电路单元的信号输出点(Gn+1),否则其栅极输入第二启动信号;
第七薄膜晶体管(T7),其栅极连接第一节点(H),源极和漏极分别连接恒压低电位VGL和第三节点(P);
第六薄膜晶体管(T6),其栅极连接第三节点(P),源极和漏极分别连接恒压低电位VGL和第一节点(H);
第五薄膜晶体管(T5),其栅极输入第二时钟信号(CKV3),源极和漏极分别连接恒压高电位VGH和第三节点(P);
第四薄膜晶体管(T4),其栅极连接第三节点(P),源极和漏极分别连接恒压低电位VGL和第n级GOA电路单元的信号输出点(Gn);
第二薄膜晶体管(T2),其栅极连接第n级GOA电路单元的第二节点(Qn),源极和漏极分别连接输入第一时钟信号(CKV1)和第n级GOA电路单元的信号输出点(Gn);
第八薄膜晶体管(T8),其源极和漏极分别连接第一节点(H)和第n级GOA电路单元的第二节点(Qn),当第n级非为首端一级时,其栅极连接第n-1级GOA电路单元的第二节点(Qn-1),否则其栅极输入第三启动信号;
第九薄膜晶体管(T9),其源极和漏极分别连接第一节点(H)和第n级GOA电路单元的第二节点(Qn),当第n级非为末端一级时,其栅极连接第n+1级GOA电路单元的第二节点(Qn+1),否则其栅极输入第四启动信号;
第一电容(C1),其两端分别连接第n级GOA电路单元的第二节点(Qn)和第n级GOA电路单元的信号输出点(Gn);
第二电容(C2),其两端分别连接第三节点(P)和恒压低电位VGL。
2.如权利要求1所述的GOA电路,其特征在于,该第一时钟信号(CKV1)和第二时钟信号(CKV3)为占空比为0.25的矩形波,该第一时钟信号(CKV1)和第二时钟信号(CKV3)之间波形相差二分之一周期。
3.如权利要求1所述的GOA电路,其特征在于,对于首端一级GOA电路单元,正向扫描时,该第一启动信号初始为高电平,当该第一启动信号变为低电平时,该第n级GOA电路单元的信号输出点(Gn)变为高电平。
4.如权利要求1所述的GOA电路,其特征在于,对于末端一级GOA电路单元,反向扫描时,该第二启动信号初始为高电平,当该第二启动信号变为低电平时,该第n级GOA电路单元的信号输出点(Gn)变为高电平。
5.如权利要求1所述的GOA电路,其特征在于,对于首端一级GOA电路单元,正向扫描时,当该第一启动信号为高电平时,该第三启动信号为高电平。
6.如权利要求1所述的GOA电路,其特征在于,对于末端一级GOA电路单元,反向扫描时,当该第二启动信号为高电平时,该第四启动信号为高电平。
7.如权利要求1所述的GOA电路,其特征在于,其为LTPS面板的GOA电路。
8.如权利要求1所述的GOA电路,其特征在于,其为OLED面板的GOA电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉华星光电技术有限公司,未经武汉华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611229691.8/1.html,转载请声明来源钻瓜专利网。