[实用新型]一种交换机自动感应显示堆叠电路有效

专利信息
申请号: 201620043725.3 申请日: 2016-01-18
公开(公告)号: CN205377899U 公开(公告)日: 2016-07-06
发明(设计)人: 邹冬生;庞益光 申请(专利权)人: 东莞市铨智科通信设备有限公司
主分类号: H04L12/24 分类号: H04L12/24;H04L12/931
代理公司: 深圳市惠邦知识产权代理事务所 44271 代理人: 殷齐齐
地址: 523000 广东*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 交换机 自动 感应 显示 堆叠 电路
【说明书】:

技术领域

实用新型涉及交换机,特别涉及一种交换机自动感应显示堆叠电路。

背景技术

现有技术中,需要通过交换机页面设定堆叠数,而且没有数码显示屏显示当前交换机叠层数。由于没有设计较好的显示堆叠电路,在多个交换机同时使用的情况下,管理成本较高,侦测故障的反应速度较慢。

实用新型内容

本实用新型的目的在于,针对上述问题,提供一种交换机自动感应显示堆叠电路,其结构简单合理,设计巧妙,通过该电路的使用,能够自动感应显示交换机的堆叠数,显示直观,能够减少管理成本,并且效率更高,有助迅速侦测故障。

本实用新型为实现上述目的所采用的技术方案为:

一种交换机自动感应显示堆叠电路,其包括主交换机和由1至n依次叠设的n个次交换机,该主交换机、次交换机为结构相同的交换机,所述主交换机与次交换机通过数据总线依次连接,所述交换机中设有中心处理器、寄存器和七段数码显示管,该寄存器中设有移位寄存器和存储寄存器,该寄存器设有输出引脚QA~QG和输出引脚SD0,该寄存器设有输入引脚SDI、输入引脚SRCK和输入引脚RCK,该数据总线中包括线路SDI和线路SRCK,该线路SDI与所述输入引脚SDI连接,该线路SRCK与所述输入引脚SRCK、输入引脚RCK连接,所述输出引脚QA~QG分别与所述七段数码显示管的七个输入引脚连接。

所述数据总线包括线路SDI、线路SRCK,所述线路SDI与所述主交换机的输入引脚SDI连接,该线路SRCK与主交换机、次交换机的输入引脚SRCK连接。

所述主交换机的输出引脚SDO与所述次交换机的输入引脚SDI连接。

所述数据总线还包括线路RESET,所述交换机上还设有输入引脚CLR,该线路RESET与所述主交换机、次交换机上的输入引脚CLR连接。

所述交换机上还设有输入引脚OE,所述主交换机、次交换机上的输入引脚OE电连接。

n大于等于2。

n等于7。

本实用新型的有益效果为:本实用新型其结构简单合理,设计巧妙,通过该电路的使用,能够自动感应显示交换机的堆叠数,显示直观,能够减少管理成本,并且效率更高,有助迅速侦测故障。

下面结合附图与实施例,对本实用新型进一步说明。

附图说明

图1是本实用新型的电路图。

具体实施方式

实施例:如图1所示,本实用新型一种交换机自动感应显示堆叠电路,其包括主交换机和由1至n依次叠设的n个次交换机,在图中,主交换机中的寄存器为U13,次交换机中的进去为U14,该主交换机、次交换机为结构相同的交换机,所述主交换机与次交换机通过数据总线依次连接,所述交换机中设有中心处理器、寄存器和七段数码显示管,该寄存器中设有移位寄存器和存储寄存器,该寄存器设有输出引脚QA~QG和输出引脚SD0,该寄存器设有输入引脚SDI、输入引脚SRCK和输入引脚RCK,该数据总线中包括线路SDI和线路SRCK,该线路SDI与所述输入引脚SDI连接,该线路SRCK与所述输入引脚SRCK、输入引脚RCK连接,所述输出引脚QA~QG分别与所述七段数码显示管的七个输入引脚连接。

所述数据总线包括线路SDI、线路SRCK,所述线路SDI与所述主交换机的输入引脚SDI连接,该线路SRCK与主交换机、次交换机的输入引脚SRCK连接。

所述主交换机的输出引脚SDO与所述次交换机的输入引脚SDI连接。

所述数据总线还包括线路RESET,所述交换机上还设有输入引脚CLR,该线路RESET与所述主交换机、次交换机上的输入引脚CLR连接。

所述交换机上还设有输入引脚OE,所述主交换机、次交换机上的输入引脚OE电连接。

n大于等于2。

n等于7。

当信号通过数据总线输送过来,当移位寄存器SRCK上升沿到来时,输入引脚SDI当前电平值在移位寄存器SRCK中左移一位,该输入引脚SDI为串行数据输入端,在下一个上升沿到来时移位寄存器SRCK中的所有位都会向左移一位,同时输出引脚SDO也会串行输出移位寄存器中高位的值,输出引脚SDO为串行输出端,这样连续进行8次,就可以把数组中每一个数(8位的数)送到移位寄存器SRCK中;然后当存储寄存器RCK上升沿到来时,移位寄存器SRCK的值将会被锁存到存存器里,并从输出引脚QA~QG输出,送到七段数码显示管中,点亮A,B,C,D,E,F,G七段显示管,那么相应的叠层数就显示出来了。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东莞市铨智科通信设备有限公司,未经东莞市铨智科通信设备有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201620043725.3/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top