[实用新型]一种SOC异步时钟域信号接口的系统有效
申请号: | 201620719109.5 | 申请日: | 2016-07-08 |
公开(公告)号: | CN206133550U | 公开(公告)日: | 2017-04-26 |
发明(设计)人: | 梁步阁;张岩松;张锋;容睿智;赵旸 | 申请(专利权)人: | 中南大学 |
主分类号: | G06F13/38 | 分类号: | G06F13/38 |
代理公司: | 贵阳派腾阳光知识产权代理事务所(普通合伙)52110 | 代理人: | 管宝伟 |
地址: | 410083 湖南*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 soc 异步 时钟 信号 接口 系统 | ||
1.一种SOC异步时钟域信号接口的系统,其特征在于:
包括:时钟域1、时钟域2和复位电路;两个时钟域可以是完全异步的关系,没有相位关系需求,也没有频率需求;
所述的时钟域1内包含:第一数据锁存器;第一数据锁存器带有异步复位端R和同步时钟端CK,低电平产生复位,时钟上升沿开始锁存数据输入端D的状态;输出端有正相Q、反相/Q两种数据输出;
●第一数据锁存器的时钟端CK连接时钟域1内的输入数据脉冲信号;
●第一数据锁存器的数据端D连接SOC常态高电平数据“1”;
●第一数据锁存器的异步复位端R连接所述复位电路的输出端;
所述的时钟域2内包含:第二数据锁存器、第三数据锁存器;这两个数据锁存器同样带有异步复位端R和同步时钟端CK,低电平产生复位,时钟上升沿开始锁存数据输入端D的状态;输出端有正相Q、反相/Q两种数据输出;
●第二数据锁存器的时钟端CK连接时钟域2内的时钟信号;
●第二数据锁存器的数据端D连接第一数据锁存器的数据输出端Q;
●第二数据锁存器的异步复位端R连接所述复位电路的输出端;
●第三数据锁存器的时钟端CK连接时钟域2内的时钟信号;
●第三数据锁存器的数据端D连接第二数据锁存器的数据输出端Q;
●第三数据锁存器的异步复位端R连接系统复位信号;
所述复位电路包含一个与门;此与门的两个输入端分别连接系统复位信号和第三数据锁存器的反相数据输出端/Q。
2.根据权利要求1所述的一种SOC异步时钟域信号接口的系统,其特征在于,时钟域1的输入脉冲信号连接第一数据锁存器的时钟端CK,此锁存器的数据端D连接SOC常态高电平数据“1”,这样最大限度的保障了不漏信号;同时,时钟域1的输入脉冲信号宽度可以低于时钟域1的时钟单周期宽,从而彻底解决了一般设计中脉冲宽度受限于时钟域1的时钟频率的问题;时钟域2中第三数据锁存器的反相数据输出端/Q,反馈到复位电路中。
3.根据权利要求1或2任意一项所述的一种SOC异步时钟域信号接口的系统,其特征在于,时钟域1的输入脉冲信号宽度可以低于系统最快时钟单周期宽。
4.根据权利要求1所述的一种SOC异步时钟域信号接口的系统,其特征在于,时钟域2的同步电路,采用两级锁存器进行同步,第三锁存器的输出信号才用到系统中间,第二锁存器仅用于传递。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中南大学,未经中南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201620719109.5/1.html,转载请声明来源钻瓜专利网。