[实用新型]硬件复位电路及具有复位电路的电子产品有效

专利信息
申请号: 201621119081.8 申请日: 2016-10-13
公开(公告)号: CN206133455U 公开(公告)日: 2017-04-26
发明(设计)人: 刘廷 申请(专利权)人: 潍坊歌尔电子有限公司
主分类号: G06F1/24 分类号: G06F1/24;H03K17/22
代理公司: 青岛联智专利商标事务所有限公司37101 代理人: 邵新华
地址: 261031 山东省潍*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 硬件 复位 电路 具有 电子产品
【说明书】:

技术领域

本实用新型属于复位电路技术领域,具体地说,是涉及一种硬件复位电路以及基于所述硬件复位电路设计的电子产品。

背景技术

随着电子技术的快速发展,微处理器MCU在各种工业与消费类电子产品中得到了越来越普遍地应用。人们在使用电子产品的过程中,对电子产品运行的稳定性和可靠性提出了越来越高的要求。而作为电子产品中的核心部件——MCU,其在运行过程中不可避免的会出现程序跑飞等错误,继而导致系统死机等问题,严重影响着产品运行的稳定性。为解决该类问题,通常需要在MCU的程序跑飞之后,对MCU进行复位操作,以使程序重新正常运行起来,继而确保系统的持续运行。

目前,对MCU进行复位操作的方式不外乎两种:一种是软件看门狗复位;另一种是外部硬件复位。外部硬件复位与软件看门狗复位相比较,由于采用硬件复位方式具有较高的可靠性,因此,逐渐在嵌入式系统设计中得到推广。

采用硬件复位方式需要在MCU外部设计硬件复位电路,MCU在程序跑飞时,通过硬件复位电路产生的复位信号控制MCU准确复位。目前,在硬件复位电路的设计中,以采用集成芯片的方式居多,即利用一颗复位芯片连接MCU,为MCU提供复位信号。在采用复位芯片设计硬件复位电路时,经常会出现复位芯片所需的供电电源与MCU所需的供电电源不一致的情况。当存在这种情况时,需要根据复位芯片的用电需求在系统电路板上单独配置一路电源为所述复位芯片供电。当连接复位芯片的供电电源中存在噪声干扰时,干扰脉冲会通过复位芯片连接MCU的线路传送到MCU的供电电源,继而导致MCU的供电电源受到外部电源噪声的干扰,影响MCU运行的稳定性。

发明内容

本实用新型基于光电耦合器提出了一种硬件复位电路的结构设计,利用光电耦合器实现MCU电源与复位芯片电源的隔离,保证MCU电源免受外部电源噪声的干扰,以提高MCU运行的稳定性。

为解决上述技术问题,本实用新型采用以下技术方案予以实现:

一种硬件复位电路,用于对处理器进行复位控制,所述处理器包括用于输出清除信号的输出端和用于接收复位信号的输入端;所述硬件复位电路包括复位芯片、第一光电耦合器和第二光电耦合器;其中,所述复位芯片包括用于接收所述清除信号的输入引脚和用于输出所述复位信号的输出引脚;所述第一光电耦合器接收所述处理器通过所述输出端输出的清除信号,并对所述清除信号进行光电隔离处理后,输出至所述复位芯片的所述输入引脚;所述第二光电耦合器接收所述复位芯片通过所述输出引脚输出的复位信号,并对所述复位信号进行光电隔离处理后,输出至所述处理器的所述输入端。

进一步的,所述复位芯片与所述处理器所需的供电电源不同,其中,所述复位芯片接收第一电源输出的供电,所述处理器接收第二电源输出的供电,所述第一电源和第二电源的电压幅值不等。

为了对所述复位芯片进行准确地控制,在所述第一光电耦合器中,其发光二极管的阳极连接所述处理器的所述输出端,发光二极管的阴极接地;在所述第一光电耦合器中,其受光三极管的发射极连接所述复位芯片的所述输入引脚,并通过第一上拉电阻连接所述的第一电源,受光三极管的发射极接地,由此可以使复位芯片接收到的清除信号的脉冲电平能够更好地满足复位芯片的接口电平要求,继而实现对复位芯片的准确控制。

为了对所述处理器进行准确地控制,在所述第二光电耦合器中,其发光二极管的阳极连接所述复位芯片的所述输出引脚,发光二极管的阴极接地;在所述第二光电耦合器中,其受光三极管的发射极连接所述处理器的所述输入端,并通过第二上拉电阻连接所述的第二电源,受光三极管的发射极接地,由此可以使处理器接收到的复位信号的脉冲电平能够更好地满足处理器的接口电平要求,继而实现对处理器的准确控制。

为了对所述第一光电耦合器和第二光电耦合进行限流保护,在所述第一光电耦合器的发光二极管的阳极与所述处理器的所述输出端之间串联有第一限流电阻;在所述第二光电耦合器的发光二极管的阳极与所述复位芯片的所述输出引脚之间串联有第二限流电阻。

进一步的,在所述复位芯片中内置有计时器,连接复位芯片的复位时间设置引脚,所述计时器的计时时间通过配置连接在所述复位时间设置引脚上的外围电路进行调节;所述复位芯片在接收到处理器输出的所述清除信号时,控制所述计时器清零;在计时器计时到达所述的计时时间时,控制所述复位芯片输出所述的复位信号。

作为所述外围电路的三种优选配置方式:

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于潍坊歌尔电子有限公司,未经潍坊歌尔电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201621119081.8/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top