[实用新型]基于FPGA的数字信号发生器有效
申请号: | 201621319092.0 | 申请日: | 2016-12-02 |
公开(公告)号: | CN206727976U | 公开(公告)日: | 2017-12-08 |
发明(设计)人: | 王姚幸;富鑫;赵舒静;陈小桥 | 申请(专利权)人: | 武汉大学 |
主分类号: | H03K3/02 | 分类号: | H03K3/02;G06F1/02 |
代理公司: | 武汉科皓知识产权代理事务所(特殊普通合伙)42222 | 代理人: | 彭艳君 |
地址: | 430072 湖*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga 数字 信号发生器 | ||
1.基于FPGA的数字信号发生器,其特征在于,包括FPGA,D/A转换器,外部运算放大器,低通滤波器,功率放大器,键盘,LCD显示屏;FPGA与D/A转换器、外部运算放大器、低通滤波器、功率放大器依次相连;键盘、LCD显示屏分别与FPGA相连。
2.如权利要求1所述的基于FPGA的数字信号发生器,其特征在于,FPGA采用的芯片型号为EP4CE40F23C8。
3.如权利要求2所述的基于FPGA的数字信号发生器,其特征在于,D/A转换器采用14位DAC904,14位数据引脚与FPGA相连,模拟地与数字地相连;FPGA提供时钟信号,+5V模拟电源,3.3V数字电源。
4.如权利要求3所述的基于FPGA的数字信号发生器,其特征在于,外部运算放大器选用OPA211,用于电流-电压转换。
5.如权利要求4所述的基于FPGA的数字信号发生器,其特征在于,低通滤波器采用3dB点在3MHz处的7阶无源低通滤波器,采用50Ω的电阻与前一级外部运算放大器做阻抗匹配,采用另一个50Ω的电阻与后一级功率放大器做阻抗匹配。
6.如权利要求5所述的基于FPGA的数字信号发生器,其特征在于,功率放大器选用THS3091大电流输出运放,2号引脚正输入端对地接50Ω的电阻做阻抗匹配,采用同相放大的形式;3号引脚负输入端对地接100Ω的电阻,并与6号引脚输出端之间接1KΩ的电阻构成反馈,输出端与地之间接50Ω的负载。
7.如权利要求1所述的基于FPGA的数字信号发生器,其特征在于,LCD显示屏采用IC为UC1701X、型号为JLX12864G-086-PN的液晶显示模块。
8.如权利要求1所述的基于FPGA的数字信号发生器,其特征在于,键盘采用8P杜邦头,间距2.54mm,4*4矩阵薄膜键盘。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉大学,未经武汉大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201621319092.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:餐椅(120388)
- 下一篇:餐椅(72632)