[实用新型]一种基于FPGA的数字视频显示接口模块有效
申请号: | 201621323227.0 | 申请日: | 2016-12-05 |
公开(公告)号: | CN206272746U | 公开(公告)日: | 2017-06-20 |
发明(设计)人: | 王红亮;陈一波;王柳明;王朝杰;胡晓峰;曹京胜;卢振国;吕云飞 | 申请(专利权)人: | 中北大学 |
主分类号: | H04N5/765 | 分类号: | H04N5/765;G09G3/20 |
代理公司: | 太原晋科知识产权代理事务所(特殊普通合伙)14110 | 代理人: | 任林芳 |
地址: | 030051*** | 国省代码: | 山西;14 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga 数字视频 显示 接口 模块 | ||
技术领域
本实用新型涉及显示接口,具体是一种基于FPGA的数字视频显示接口模块及其通信方法。
背景技术
显示接口是指显卡与图像输出设备(例如显示器、电视机等)连接的接口。现有的各种显示接口(例如VGA接口)由于自身结构和原理的限制,普遍存在缓存速率不足的问题,由此导致设备显示的图像存在拖影现象,从而导致设备的显示性能差。为此有必要发明一种全新的显示接口,以解决现有显示接口因缓存速率不足而导致设备显示的图像存在拖影现象的问题。
发明内容
本实用新型为了解决现有显示接口因缓存速率不足而导致设备显示的图像存在拖影现象的问题,提供了一种基于FPGA的数字视频显示接口模块。
本实用新型是采用如下技术方案实现的:
基于FPGA的数字视频显示接口模块,包括FPGA、DDR3-SDRAM、CH7301C芯片以及DVI-I接口;其中,FPGA分别与DDR3-SDRAM和CH7301C芯片连接;CH7301C芯片与DVI-I接口连接;DVI-I接口与显示设备连接。
所述FPGA包括时钟驱动器、图像数据接收模块、地址发生器、寄存器配置单元、ODDR2+OBUFDS、显示控制单元;其中,时钟驱动器分别与图像数据接收模块、地址发生器、寄存器配置单元、ODDR2+OBUFDS、显示控制单元连接;图像数据接收模块和地址发生器均与DDR3-SDRAM连接;地址发生器与显示控制单元连接;寄存器配置单元、ODDR2+OBUFDS、显示控制单元均与CH7301C芯片连接;显示控制单元与DDR3-SDRAM连接。
所述CH7301C芯片包括时钟驱动器、数据接收端、控制信号接收端、DVI PLL、DVI编码器、DVI串行数据发生器、DVI驱动器、同步信号编码器、串行端口控制单元;其中,FPGA分别与时钟驱动器、数据接收端、控制信号接收端、串行端口控制单元连接;时钟驱动器分别与DVI PLL和同步信号编码器连接;数据接收端与DVI编码器连接;控制信号接收端分别与DVI编码器和同步信号编码器连接;DVI PLL、DVI驱动器、同步信号编码器、串行端口控制单元均与DVI-I接口连接。
与现有显示接口相比,本实用新型所述的一种基于FPGA的数字视频显示接口模块以FPGA为控制核心,并由DDR3-SDRAM通过分区缓存以及乒乓操作对图像数据进行高速缓存,显著提高了缓存速率,从而有效消除了拖影现象,有效提高了设备的显示性能。
本实用新型有效解决了现有显示接口因缓存速率不足而导致设备显示的图像存在拖影现象的问题,适用于航天、军事、医学等领域。
附图说明
图1是本实用新型中一种基于FPGA的数字视频显示接口模块的结构示意图。
图2是本实用新型中FPGA控制程序结构示意图。
图3是本实用新型中CH7301C芯片的结构示意图。
图4是本实用新型中DDR3-SDRAM的缓存步骤示意图。
具体实施方式
一种基于FPGA的数字视频显示接口模块,包括FPGA、DDR3-SDRAM、CH7301C芯片以及DVI-I接口;其中,FPGA分别与DDR3-SDRAM和CH7301C芯片连接;CH7301C芯片与DVI-I接口连接;DVI-I接口与显示设备连接。
所述FPGA包括时钟驱动器、图像数据接收模块、地址发生器、寄存器配置单元、ODDR2+OBUFDS、显示控制单元;其中,时钟驱动器分别与图像数据接收模块、地址发生器、寄存器配置单元、ODDR2+OBUFDS、显示控制单元连接;图像数据接收模块和地址发生器均与DDR3-SDRAM连接;地址发生器与显示控制单元连接;寄存器配置单元、ODDR2+OBUFDS、显示控制单元均与CH7301C芯片连接;显示控制单元与DDR3-SDRAM连接。
所述CH7301C芯片包括时钟驱动器、数据接收端、控制信号接收端、DVI PLL、DVI编码器、DVI串行数据发生器、DVI驱动器、同步信号编码器、串行端口控制单元;其中,FPGA分别与时钟驱动器、数据接收端、控制信号接收端、串行端口控制单元连接;时钟驱动器分别与DVI PLL和同步信号编码器连接;数据接收端与DVI编码器连接;控制信号接收端分别与DVI编码器和同步信号编码器连接;DVI PLL、DVI驱动器、同步信号编码器、串行端口控制单元均与DVI-I接口连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中北大学,未经中北大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201621323227.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种不间断供电的WIFI网络录像机
- 下一篇:一种防爆式硬盘录像机