[实用新型]一种射频信号采集回放装置有效
申请号: | 201621333932.9 | 申请日: | 2016-12-07 |
公开(公告)号: | CN206421378U | 公开(公告)日: | 2017-08-18 |
发明(设计)人: | 陈庞森;孙山林;李云;吴欣桐 | 申请(专利权)人: | 桂林电子科技大学 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 桂林市华杰专利商标事务所有限责任公司45112 | 代理人: | 周雯 |
地址: | 541004 广*** | 国省代码: | 广西;45 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 射频 信号 采集 回放 装置 | ||
1.一种射频信号采集回收装置,其特征在于,包括模拟信号处理部分、模数转换部分、数模转换部分、数据存储部分、数字信号处理部分和控制部分,模拟信号处理部分分别与模数转换部分和数模转换部分连接,数字信号处理部分分别与模数转换部分、数模转换部分、数据存储部分和控制部分连接;控制部分还与数据存储部分连接。
2.根据权利要求1所述的射频信号采集回收装置,其特征在于,所述的模拟信号处理部分,分为射频信号采集阶段和射频信号回放阶段;
射频信号采集阶段,包括顺序连接的第零接收接口模块、第一信号放大模块、第一滤波模块、第二信号放大模块、第二滤波模块、第一混频模块、第三滤波模块、第三信号放大模块、第二混频模块、第四滤波模块、第四信号放大模块和第一发送接口模块,此阶段的作用是将由第零接收接口模块进入的射频信号经多级放大、滤波和下变频到指定带宽和频率,通过第一发送接口模块发送到模数转换部分;
射频信号回放阶段,包括顺序连接的第一接收接口模块、第七滤波模块、第三混频模块、第八滤波模块、第四混频模块、衰减模块和第零发送接口模块,此阶段的作用是,通过第一接收模块接收数模转换部分发送来的模拟信号,将低频的模拟信号上变频到指定频率后衰减到指定功率经第零发送接口模块送出。
3.根据权利要求1所述的射频信号采集回收装置,其特征在于,所述的数模转换部分,包括顺序连接的第二发送接口模块、第六滤波模块、DAC模块和第三串口接收模块,第二发送接口模块与模拟信号处理部分的第一接收接口模块连接,数模转换部分的作用是通过第三串口接收模块接收数字信号处理部分发送的数字信号并转换为一定精度的模拟信号,通过第二串口发送模块发送到模拟信号处理部分的第一串口接收模块。
4.根据权利要求1所述的射频信号采集回收装置,其特征在于,所述的模数转换部分,包括顺序连接的第二接收接口模块、第五滤波模块、ADC模块和第三串口发送模块,模拟信号处理部分的第一发送接口模块与第二接收接口模块连接,数模转换部分的作用是接收模拟信号处理部分的第一发送接口模块发送来的信号,并将一定频率的模拟信号按照精度转化为数字信号,通过第三串口发送模块发送到数字信号处理部分。
5.根据权利要求1所述的射频信号采集回收装置,其特征在于,所述的数据存储部分,包括存储硬盘、SATA控制模块、第六串口发送模块、第六串口接收模块和第九串口发送/接收模块;SATA控制模块分别与存储硬盘、第六串口发送模块、第六串口接收模块和第九串口发送/接收模块连接;数据存储部分的作用是在控制部分的控制下,通过第六串口接收模块接收数字信号处理部分得到的数据并将其存储在硬盘中;且在控制部分的控制下将硬盘中的数据读出,通过第六串口发送模块发送到数字信号处理部分。
6.根据权利要求1所述的射频信号采集回收装置,其特征在于,所述的数字信号处理部分,分为射频信号采集阶段和射频信号回放阶段,包括FPGA模块、第四串口发送模块、第五串口接收模块、第五串口发送模块、第四串口接收模块和第七串口发送/接收模块;FPGA模块分别与第四串口发送模块、第五串口接收模块、第五串口发送模块、第四串口接收模块和第七串口发送/接收模块连接;第四串口发送模块与数模转换部分的第三串口接口模块连接;模数转换部分的第三串口发送模块与第四串口接收模块连接;数据存储部分的第六串口发送模块与第五串口接收模块连接;第五串口发送模块与数据存储部分的第六串口接收模块连接;
所述的射频信号采集阶段是第四串口接收模块与FPGA模块相连,FPGA模块与第五串口发送模块相连;此阶的作用是从模数转换部分得到高频的数字信号,对其进行下变频,搬移到低频,降低速率,同时缓存数据,以待存储;
所述的射频信号回放阶段是第五串口接收模块与FPGA模块相连,FPGA模块与第四串口发送模块相连;此阶的作用是从数据存储部分得到低频的数据信号,对其进行上变频,搬移到高频,等待数模转换部分转换。
7.根据权利要求1所述的射频信号采集回收装置,其特征在于,所述的控制模块,包括第十串口发送/接收模块、PCIE总线接口模块、第八串口发送/接收模块和嵌入式处理模块;PCIE总线接口模块分别与第十串口发送/接收模块、第八串口发送/接收模块和嵌入式处理模块连接;第十串口发送/接收模块与数据存储部分的第九串口发送/接收模块连接;第八串口发送/接收模块与数字信号处理部分的第七串口发送/接收模块连接;控制部分的作用在数据存储或读取阶段进行存储和读取的控制。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于桂林电子科技大学,未经桂林电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201621333932.9/1.html,转载请声明来源钻瓜专利网。