[实用新型]一种基于频段划分补偿的宽频带信号采样回放系统有效

专利信息
申请号: 201621377811.4 申请日: 2016-12-15
公开(公告)号: CN206349984U 公开(公告)日: 2017-07-21
发明(设计)人: 李孛;张怀东;刘康 申请(专利权)人: 中船重工(武汉)凌久电子有限责任公司
主分类号: H03M1/00 分类号: H03M1/00;H03M1/12;H03M1/66
代理公司: 北京中北知识产权代理有限公司11253 代理人: 段秋玲
地址: 430000 湖*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 频段 划分 补偿 宽频 信号 采样 回放 系统
【说明书】:

技术领域

实用新型属于信号处理领域,尤其涉及一种基于频段划分补偿的宽频带信号采样回放系统。

背景技术

在数字信号处理领域中,根据实际应用场景,系统所需要处理的信号频率往往较为固定:如语音信号(300Hz-3.4KHz)、水声信号(KHz-100KHz级)、雷达中频信号(100MHz级)等。在实际工作中,针对各场景,发展出了各自成熟的信号调理电路以及后端处理方法,并取得了良好的应用效果。

与此同时,当应用场景需要处理的模拟信号频带覆盖范围扩宽到百赫兹级至百兆赫兹级时,无论模拟端的信号调理电路如何设计,其幅频响应特性必然在通带内出现较为明显的波动。

实用新型内容

有鉴于此,为了克服现有技术的不足,本实用新型提供一种基于频段划分补偿的宽频带信号采样回放系统,能够实现待处理信号频率在百赫兹级至百兆赫兹级范围的宽频带信号,实现低失真的信号采样存储回放功能,并且,需处理的信号在同一时刻的主信号频率相对固定。

一种基于频段划分补偿的宽频带信号采样回放系统,包括:

输入模拟信号调理电路:接收第一宽频带模拟信号,并对第一宽频带模拟信号进行初步调理;

AD:接收所述输入模拟信号调理电路初步调理后的第一宽频带模拟信号,并将初步调理后的第一宽频带模拟信号转换成第一数字量信号;

数字处理模块:接收所述AD所输出的第一数字量信号,并对第一数字量信号进行采样、存储和回放;

DA:接收所述数字处理模块进行采样、存储和回放后的第一数字量信号,并将采样、存储和回放后的第一数字量信号转换成第二宽频带模拟信号;

输出模拟信号调理电路:接收所述DA所输出的第二宽频带模拟信号,对第二宽频带模拟信号进行调理,并将调理后的第二宽频带模拟信号输出。

进一步,所述数字处理模块包括FPGA和DDR3 SDRAM,所述FPGA挂接所述DDR3 SDRAM,所述FPGA对所述第一数字量信号进行频率估计并修正;所述DDR3 SDRAM对所述第一数字量信号进行存储。

进一步,所述第一宽频带模拟信号为百赫兹到百兆赫兹。

进一步,所述数字处理模块分段对所述第一数字量信号进行连续采样。

本实用新型的有益效果为:1)区别于在通用处理器件(如中央处理器CPU、数字信号处理器DSP等)上使用软件的方式进行相关的测频、补偿运算,所有的数字域工作(包括采样、频率估计以及数据补偿回放)均在FPGA内完成,属于一种硬件加速工作,处理性能要优于前者;

2)传统设计中,需要根据频段划分,在硬件电路上设计出若干路AD/DA通道以分别处理相对较窄的一段频带;本技术方案完成从百赫兹到百兆赫兹级的宽频带信号采集,并可以取得较好的采样回放效果。

附图说明

图1为一种基于频段划分补偿的宽频带信号采样回放系统的基本结构示意图;

图2为FPGA内部对采样信号进行频率估计以及补偿回放的工作流程示意图;

图3为图2中频率估计单元的算法结构的工作流程示意图;

其中,101、输入模拟信号调理电路;102、输出模拟信号调理电路;20、AD;40、DA;50、FPGA;60、DDR3 SDRAM;70、第一FIFO缓冲;80、第二FIFO缓冲。

具体实施方式

为了使本实用新型的目的、技术方案及优点更加清楚明白,下面结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本实用新型,并不用于限定本实用新型。

如图1所示,一种基于频段划分补偿的宽频带信号采样回放系统,包括:

输入模拟信号调理电路101:接收第一宽频带模拟信号,并对第一宽频带模拟信号进行初步调理;

输入模拟信号调理电路101是指通过ADI公司的运算放大器ADA4937-1及相关的外围分立器件(电阻、电感、电容)搭出相应电路。

AD20:接收输入模拟信号调理电路101初步调理后的第一宽频带模拟信号,并将初步调理后的第一宽频带模拟信号转换成第一数字量信号;

AD20模数转换器,将模拟电信号输入转换成数字量,输出到数字系统中进行处理,一种可用型号为Intersil公司的ISLA214P50芯片,该芯片采样位宽14bit(数字系统中通过最低两位补零将位宽扩展为16bit),最大转换速率500MHz。

数字处理模块:接收AD20所输出的第一数字量信号,并对第一数字量信号进行采样、存储和回放;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中船重工(武汉)凌久电子有限责任公司,未经中船重工(武汉)凌久电子有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201621377811.4/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top